# 修士論文

# メモ化とキャッシュプリフェッチの融合 およびトレースシミュレータの開発による メニーコアアーキテクチャの検討

# 指導教員 津邑 公暁 准教授 松尾 啓志 教授

# 名古屋工業大学大学院 工学研究科 修士課程 創成シミュレーション工学専攻 平成 22年度入学 22413505番

# 池谷 友基

## 平成24年2月3日

# メモ化とキャッシュプリフェッチの融合およびトレースシミュレータの 開発によるメニーコアアーキテクチャの検討

池谷 友基

#### 内容梗概

ゲート遅延に対する配線遅延の相対的な増大から,動作周波数の向上だけではマイ クロプロセッサの速度向上を見込めなくなってきた.また,集積回路の微細化に伴う消 費電力や発熱量の増大から動作周波数自体の向上も困難になってきている.こうした 中で,SIMD やスーパスカラなどの命令レベル並列性(ILP)に基づく高速化手法が注目 されてきた.しかし,多くのプログラムは明示的な ILP を持たないことから,これら の手法にも限界がある.現在では,消費電力や発熱量の問題を解決しつつプロセッサ あたりの処理能力を向上させるため,1つの CPU に複数のコアを搭載したマルチコア プロセッサが広く普及している.今後は集積度の向上に伴って,搭載するコア数をさ らに増大させたメニーコアプロセッサが一般化すると予想されている.このため,複 数のコアを有効に利用してプログラム全体のスループットを向上させる高速化手法を 検討する必要がある.

そこで,本論文では2つのアプローチからメニーコア時代に向けた高並列実行可能 なアーキテクチャを検討する.1つ目は,計算再利用をハードウェアにより動的に適 用する自動メモ化プロセッサの高速化である.計算再利用は,主に関数などの命令区 間に対してその入力と出力の組を実行時に記憶しておき,再び同じ入力によりその命 令区間が実行されようとした場合に,過去に記憶された出力を利用することで命令区 間の実行自体を省略し,高速化を図る手法である.さらに,この自動メモ化プロセッ サにおいて並列事前実行という投機的手法を用いることで,複数コアを有効活用する 手法がこれまでに研究されてきた.コア数の増大に伴い,並列化手法を用いても一部 のコアに処理を割り当てきれず,全てのコアを有効に利用できない状況が発生するこ とが想定されるが,並列事前実行はそうしたコアの空き資源を有効に活用することが できると考えられている.

本論文では,従来の自動メモ化プロセッサで並列事前実行を担っている投機実行コ アに,計算再利用の効果が見込めない命令区間に対するキャッシュプリフェッチを行 う一種のスカウトスレッドを実行させる手法を提案する.この手法では,並列事前実 行を行う事前実行スレッドとスカウトスレッドを計算再利用の成功状況に応じて動的 に選択する.これにより,従来の再利用の効果を阻害することなくメモリアクセスレ イテンシの一部を隠蔽し,自動メモ化プロセッサのさらなる高速化を図る.提案手法 の有効性を検証するため,従来の自動メモ化プロセッサに提案手法を実装し,SPEC CPU95 FP ベンチマークでシミュレーションにより評価した.その結果,通常通り命 令を実行するのと比較し,従来手法では最大40.6%,平均15.0%のサイクル数の削減 であったのに対し,提案手法では最大41.3%,平均19.1%のサイクル数を削減し有効 性を確認した.

2つ目は,高並列に実行可能なアーキテクチャを検討するためのメニーコアトレー スシミュレータの開発である.メニーコアプロセッサには高並列な処理性能と低消費 電力化への期待が高まるが,データ供給面の問題などにより多数のコアを有効に利用 することは困難である.並列処理による高速化は様々な研究が行われているが,代表 的アプリケーションにおける並列化限界はあまり検討されておらず,それらのアプリ ケーションを効率よく実行できる理想的なプロセッサ構成を検討することが重要な課 題となっている.

本論文では,安定したデータ供給が可能なプロセッサ構成の実現可能性を検証する ために,代表的アプリケーションの実行トレースを採取可能なメニーコアトレースシ ミュレータを開発する.メニーコアプロセッサの実現において重要となる配線遅延を 考慮した構成方式を実現するために,キャッシュ構成やメモリー貫性プロトコル等の データ供給方式および,複数のコアやメモリを相互に結合し交信路を提供する相互結 合網の形状における様々な構成方式を構築し検証する必要がある.そこで,これらの 構成方式を検討するとともに,性能目標値を導出するための基本となるメニーコアプ ロセッサの構成を設計する.シミュレータの動作を確認するために,行列積演算プロ グラムおよび SPLASH-2 ベンチマークでシミュレーションにより検証した.その結果, 複数のコアによる台数効果が得られており,正しく動作していることを確認した.

# メモ化とキャッシュプリフェッチの融合およびトレースシミュレータの 開発によるメニーコアアーキテクチャの検討

# 目次

| 1        | はじる                             | めに                        | 1                             |
|----------|---------------------------------|---------------------------|-------------------------------|
| 2        | メモイ<br>2.1<br>2.2<br>2.3<br>2.4 | とと自動メモ化プロセッサ<br>メモ化と計算再利用 | <b>3</b><br>3<br>5<br>8<br>11 |
| 3        | 投機                              | 実行コアによるスカウトスレッド実行         | 13                            |
|          | 3.1                             | スカウトスレッド実行                | 13                            |
|          | 3.2                             | 動作モデル                     | 15                            |
|          | 3.3                             | 入力値セットの更新とスレッド役割の切り替え     | 17                            |
|          | 3.4                             | 命令判別と区間終了判定               | 19                            |
| <b>4</b> | 評価                              |                           | 21                            |
|          | 4.1                             | 評価環境                      | 21                            |
|          | 4.2                             | SPEC CPU95 FP             | 22                            |
|          | 4.3                             | 考察                        | 24                            |
| <b>5</b> | マルき                             | チコア・メニーコアプロセッサ            | 26                            |
|          | 5.1                             | 研究背景                      | 26                            |
|          | 5.2                             | アーキテクチャシミュレータ             | 27                            |
|          | 5.3                             | 既存シミュレータとその問題点            | 28                            |
| 6        | メニ・                             | ーコアプロセッサ構成方式の実現可能性検証      | 30                            |
|          | 6.1                             | 研究概要                      | 30                            |
|          | 6.2                             | データ供給方式の検討                | 31                            |
|          |                                 | 6.2.1 コア数増大とキャッシュ構成の関係    | 31                            |
|          |                                 | 6.2.2 キャッシュコヒーレンシプロトコル    | 33                            |
|          | 6.3                             | 結合網形状の検討                  | 34                            |
| 7        | メニ・                             | - コアトレースシミュレータの開発         | 36                            |

|   | 7.1 | アーキテクチャ設計                                | 37 |
|---|-----|------------------------------------------|----|
|   | 7.2 | 動作モデル                                    | 38 |
|   |     | 7.2.1 <b>キャッシュリクエスト</b>                  | 38 |
|   |     | 7.2.2 メモリトラフィックの衝突とリクエスト優先順位             | 40 |
|   | 7.3 | 実行トレースの採取                                | 43 |
|   | 7.4 | シミュレータ実行の高速化                             | 43 |
| 8 | 動作  | 検証                                       | 45 |
|   | 8.1 | 動作環境.................................... | 45 |
|   | 8.2 | 動作結果.................................... | 45 |
|   | 8.3 | 考察                                       | 49 |
| 9 | おわ  | りに                                       | 51 |
|   | 謝辞  |                                          | 52 |
|   | 著者  | 発表論文                                     | 53 |
|   | 参考  | 文献                                       | 54 |

### 1 はじめに

ゲート遅延が支配的であった 2000 年代初頭までは, 配線プロセスの微細化による高 周波数化により, マイクロプロセッサの高速化を実現できた.しかし, 数年前からは ゲート遅延に対する配線遅延の相対的な増大や, 集積回路の微細化に伴う消費電力お よび発熱量の増大といった問題から, マイクロプロセッサの動作周波数数の向上は困 難になってきている.こうした中で, SIMD やスーパスカラなどの命令レベル並列性 (ILP: Instruction Level Parallelism) に基づく高速化手法が注目されてきた.しかし, 多くのプログラムは明示的な ILP を持たないことや, ILP を抽出できる場合でもメモ リスループットなどの資源的制約があることから, これらの手法にも限界がある.

一方現在では,消費電力や発熱量の問題を解決しつつプロセッサあたりの処理能力 を向上させるため,1つの CPU に複数のコアを搭載したマルチコアプロセッサが広く 普及している.そこで,並列化されていないプログラムを複数のコアを用いて高速化 する一般的な手法として,スレッドレベル並列性(TLP: Thread Level Parallelism)に 着目してプログラムを複数スレッドに割り当てられるよう分割し,それぞれのコアに 割り当てる技術が研究されている.例えば,並列処理ライブラリを用いてプログラマ が明示的にプログラムを並列化したり,自動並列化コンパイラ[1,2]を用いてコンパ イラによりプログラムを複数のコアに対して自動的に割り当てる事ができる.しかし, そもそも並列性を持たずTLPを抽出することが難しいプログラムも存在し,プログラ マが明示的に並列処理プログラムを記述することは困難である場合が多い.また,今 後プロセッサ当たりのコア数の増大に伴い,既存の手法を利用しても一部のコアに処 理を割り当てきれず,全てのコアを有効に利用できないという状況が発生する事も想 定される.このため,複数のコアを有効に利用してプログラム全体のスループットを 向上させる高速化手法を検討する必要が出てきている.

また,今後は集積度の向上に伴って,搭載するコア数を増大させたメニーコアプロ セッサが一般化すると予想されている.そこで,本論文では2つのアプローチからメ ニーコア時代に向けた高並列実行可能なアーキテクチャを検討する.

1つ目は,計算再利用をハードウェアにより動的に適用する自動メモ化プロセッサの 高速化である.プログラムの並列化による高速化手法とは別の概念として,計算再利 用と呼ばれる従来とは着眼点の異なる高速化手法があり,これまでに計算再利用を用 いた自動メモ化プロセッサに関する研究が行われている[3,4].メモ化[5]とは,関数 等の命令区間を計算再利用な形に変換する処理であり,命令区間の実行時にその入出 力を記憶しておくことで,同一入力による当該関数の再計算を省略し実行を高速化す る手法である.このようなメモ化技術を用いた高速化に関する研究はソフトウェア分 野では広く行われている[6,7].例えば,関数型言語 Haskell を拡張し,関数にメモ化 を適用可能にした言語が提案されている[8].しかし,この手法ではメモ化を適用する 関数を明示的に指定する必要があるため,プログラマの負担が大きい.また,プログ ラムを再度コンパイルする必要があるため,ソースコードが提供されていないプログ ラムを高速化することはできない.さらに,特定のプログラミング言語による記述を プログラマに強制とするという問題もある.また,ソフトウェアによるメモ化はオー バヘッドが大きいため,メモ化が適用可能なプログラムでも,高速化が見込めるよう なプログラムは特定のプログラムに限定される傾向がある.

これに対し,本研究で扱う自動メモ化プロセッサは,ハードウェアを用いることで 既存のバイナリを変更することなく,動的に関数やループ等の命令区間を検出し,そ れら命令区間に対してメモ化を自動的に適用する.さらに,ループイタレーション等 の命令区間のうち入力が単調変化するものに対し,過去の履歴から次の入力を予測し, 得られた値を用いてその命令区間を別コアで予め実行しておくことで出力を生成・記 憶する並列事前実行と呼ばれる機構を備えるモデルも提案されている.このモデルで は,予測が正しかった場合にメインコアによる当該イタレーションの実行が計算再利 用により省略できる.

本論文では,従来の自動メモ化プロセッサで並列事前実行を担っている投機実行コ アに,計算再利用の効果が見込めない命令区間に対するキャッシュプリフェッチを行う 一種のスカウトスレッド[9]を実行させる手法を提案する.並列事前実行を行う事前実 行スレッドとスカウトスレッドを計算再利用の成功状況に応じて動的に選択すること で,従来の再利用の効果を阻害することなくメモリアクセスレイテンシの一部を隠蔽 する.また,このスカウトスレッド実行は値予測に基づく情報を使用するため,命令 区間の入力毎にアドレスストライドが異なるような場合にも効果が期待できる.

2つ目は,高並列に実行可能なアーキテクチャを検討するためのメニーコアトレー スシミュレータの開発である.メニーコアプロセッサには高並列な処理性能と低消費 電力化への期待が高まるが,データ供給面の問題などにより多数のコアを有効に利用 することは困難である.並列処理による高速化は様々な研究が行われているが,代表 的アプリケーションにおける並列化限界はあまり検討されておらず,それらのアプリ ケーションを効率よく実行できる理想的なプロセッサ構成を検討することが重要な課 題となっている. そこで本論文では,安定したデータ供給が可能なプロセッサ構成の実現可能性を検 証するために,代表的アプリケーションの実行トレースを採取可能なメニーコアトレー スシミュレータを開発する.メニーコアプロセッサの実現において重要となる配線遅 延を考慮した構成方式を実現するために,キャッシュ構成やメモリー貫性プロトコル 等のデータ供給方式および,複数のコアやメモリを相互に結合し交信路を提供する相 互結合網の形状における様々な構成方式を構築し検証する必要がある.そこで,これ らの構成方式を検討するとともに,性能目標値を導出するための基本となるメニーコ アプロセッサの構成を設計する.

以下,2章では既存の自動メモ化プロセッサの構成と投機実行による高速化手法で ある並列事前実行について述べる.3章では既存の自動メモ化プロセッサの問題点を挙 げ,その解決策として投機コアのスカウトスレッド実行による高速化手法について述 ベ,4章で提案手法を評価する.また,5章でメニーコアプロセッサ研究の現状につい て述べ,6章でメニーコアプロセッサの構成方式を検討する.7章でメニーコアトレー スシミュレータの開発について述べ,8章でシミュレータの動作を検証する.最後に, 9章で結論を述べる.

### 2 メモ化と自動メモ化プロセッサ

本論文で取り扱う自動メモ化プロセッサについて,その高速化の方針と動作原理を 概説する.

#### 2.1 メモ化と計算再利用

計算再利用 (Computation Reuse) とは, 主に関数などの命令区間に対してその入 力と出力の組を実行時に記憶しておき,再び同じ入力によりその命令区間が実行され ようとした場合に,過去に記憶された出力を利用することで命令区間の実行自体を省 略し,高速化を図る手法である.既知の入力値に対して再び同じ区間を実行する際に, 正しい出力値を得ることができ,入力値さえ一致すれば出力結果を検証する必要がな いことが特長に挙げられる.また,それら命令区間に計算再利用を適用することをメ モ化 (Memoization) と呼ぶ.

並列化が処理全体の総量自体は変化させず複数の単位処理を同時実行することによ り高速化を図る手法であるのに対し,計算再利用は処理自体を省略することで高速化 を図る手法であり,その着眼点は根本的に異なっている.また,計算再利用は並列化 とは直交する概念であるため,並列化が有効でないプログラムでも効果が得られる可



図1:メモ化対象区間

能性があり,並列化とも併用可能であるという利点がある.

メモ化は元来,高速化のためのプログラミングテクニックであるが,本論文で扱う 自動メモ化プロセッサ(Auto-Memoization Processor)は,既存バイナリを変更す ることなくメモ化実行可能なプロセッサである.自動メモ化プロセッサがメモ化対象 とする関数およびループ区間のアセンブリプログラムの例を図1に示す.関数の命令 区間は call 命令によるジャンプ先の関数ラベルから当該関数の return 命令までであり, 図中ではラベル func から return 命令までの範囲が一つの関数となる.一方で,ループ の命令区間は後方分岐命令によるジャンプ先の分岐先ラベルから当該後方分岐命令ま でであり,図中ではラベル.LL3 から分岐命令baまでの範囲が一つのループとなる.メ モ化対象区間が関数の場合には,call 命令の検出から return 命令を検出するまでに出 現した入出力セットを記憶する.一方で,メモ化対象区間がループの場合には,後方 分岐命令によりジャンプした直後の命令から再び同一の後方分岐命令を検出するまで に出現した入出力セットを記憶する.ただし,後方分岐命令は必ずしもループ区間を 構成するわけではないため,再び同一の後方分岐命令を検出した際に初めてループ区 間を構成すると判断できる.そのため,1回目のループイタレーションはそれをルー プ区間として認識することができない.



図 2: 自動メモ化プロセッサの構成

#### 2.2 自動メモ化プロセッサ

自動メモ化プロセッサの構成を図2に示す.自動メモ化プロセッサは,単命令発行のSPARC V8をベースアーキテクチャとしており,コアの内部には一般的なプロセッ サコアが持つALU,レジスタ(Registers),1次データキャッシュ(D\$1)を持ち,コアの 外部に2次データキャッシュ(D\$2)を持つ.また,自動メモ化プロセッサが独自に持つ 機構として,コアの内部に入出力を一時的に蓄えるバッファ(MemoBuf)とメモ化機構 を管理するための制御ユニット(Memoization Engine)を持ち,コアの外部に命令区間 の入出力セットを記憶するための表(MemoTbl)を持つ.MemoTblはサイズが大きく CPU コアからのアクセスコストが大きい.そのため,命令区間の入出力を MemoTbl に登録する際,MemoTblに対して頻繁に参照を行うとオーバヘッドが大きくなってし まう.このオーバヘッドを軽減するため,作業用の書き込みバッファとして MemoTbl に比べてサイズの小さい MemoBuf が用いられ,各命令区間の実行終了時に MemoBuf の内容を一括して MemoTbl へと登録する.

まず, MemoBufの構成を図3に示す. MemoBufは複数のエントリを持ち, 1エント リが1入出力セットに対応する.各エントリは,該当する命令区間を記憶する FLTbl

| FI Thidy  | SD | SD ratOEs |    | read |    | V  | vrite     | <b>)</b> |
|-----------|----|-----------|----|------|----|----|-----------|----------|
| TLIDIIUX. | SP | Telors    | #1 |      | #n | #1 | •••       | #n       |
|           |    |           |    |      | 1  |    |           |          |
|           |    |           |    |      |    |    | <br>      |          |
|           |    |           |    |      | 1  |    | <br> <br> | 1        |

図 3: MemoBufの構成

idx,各命令区間の実行開始時のスタックポインタSP,関数の戻り値とループの終端 アドレスを記憶するretOFs,命令区間の入力セットRead,および出力セットWriteの 各フィールドからなる.命令区間の実行中に出現した入出力は,命令区間の実行を進 めながらReadとWriteフィールドに記憶されていく.入出力には参照したレジスタ および主記憶アドレスの値を記憶する.そして,各命令区間の実行終了時に再利用エ ントリを一括してMemoTblに登録する.

MemoBuf に複数のエントリが存在するのは,メインコアが実行中に呼び出した関数 やループのネスト構造を保持するためである.MemoBuf はスタックのように扱われ, 階層の低い方から順に使用される.そして,MemoBuf のどのエントリを使用している かを判断するためにポインタを用いる.関数呼び出しや多重ループによってネストが 増加すると,それに応じてポインタの値がインクリメントされる.逆に,関数呼び出 しから戻った場合やループの実行が終了した時に,ポインタの値をデクリメントし階 層を下げる.このようにして MemoBuf はコアが現在実行している関数やループのネ スト構造を保持する.なお,命令区間の深さが MemoBuf の保持できる階層よりも深く なった場合には,最も外側つまり最上位の命令区間の入出力セットを記憶しているエ ントリの内容を削除し,空いたエントリに新しい命令区間の入出力セットを登録する.

次に, MemoTblの構成を図4に示す. MemoTblは,命令区間の開始アドレスを記 憶する FLTbl,入力値を記憶する InTbl,入力アドレスを記憶する AddrTbl,そし て出力値を記憶する OutTblの4つの表から構成されている.

FLTblは,各再利用対象命令区間に対応する行を持っており,メモ化のためのフィー ルドおよび後述するオーバヘッドフィルタのためのフィールドを持っている.メモ化 のためのフィールドには,関数およびループの別(ForL),命令区間開始アドレス (addr),また後述する並列事前実行の入力ストライド予測に用いるための直近の入力 値セット(prev inputs)を記憶するフィールドがある.オーバヘッドフィルタのため のフィールドには,当該命令区間のサイクル数(S),過去の再利用に要した入力検索

### **FLTbl**

| Index | ForI | addr | prev inputs |   | S        | 0    | vh    | hit hist |
|-------|------|------|-------------|---|----------|------|-------|----------|
| mucx  |      | addi |             |   | (cycles) | read | write |          |
|       |      |      |             |   |          |      |       |          |
|       |      |      |             |   |          |      |       |          |
|       |      |      |             |   |          |      |       |          |
| 1     | C    | •    | · . ·       | , |          | 1    | 1 C14 |          |

······ for memoization ······ for overhead filter ·····

| InTbl        |     |                 |  | AddrTbl      |               |   | OutTbl         |                                       |  |
|--------------|-----|-----------------|--|--------------|---------------|---|----------------|---------------------------------------|--|
| FLTbl<br>idx | key | input<br>values |  | next<br>addr | OutTbl<br>idx |   | output<br>addr | output<br>values                      |  |
| 10/11        |     | , and ob        |  |              |               | - |                | · · · · · · · · · · · · · · · · · · · |  |
|              |     |                 |  |              |               | L |                |                                       |  |
|              |     |                 |  |              |               |   |                |                                       |  |

図 4: MemoTbl の構造

および出力書き戻しオーバヘッド(Ovh read/write),過去の再利用ヒット履歴(hit hist)が保持される.

InTblは,命令区間の入力値を記憶する表である.各行はFLTblの行番号 Index に 対応するFLTbl idx を持ち,どの命令区間の入力値を記憶しているかがこの値により 判別される.一般に命令区間内では,複数の入力が順に参照され使用されるが,ある 入力の値が異なると同じ命令区間でもその次入力アドレスが変化する場合がある.こ れは,主記憶アドレス値自体が入力値として用いられる場合や,条件分岐の存在が原 因である.つまりある命令区間の入力アドレスの列はその入力値によって分岐してゆ くため,全入力パターンはツリー構造で表現できる.そこで,このツリー構造を管理 するために,InTblの各エントリは入力値を記憶する input values フィールドに加え て,当該エントリの親エントリを指す key フィールドを持つ.

AddrTblは,命令区間の入力アドレスを記憶する表であり,上で述べた次入力アドレスを保持している.AddrTblはInTblと同数のエントリを持ち,同じIndexを持つInTblエントリの次入力アドレスを,next addrフィールドで記憶している.

OutTblは,命令区間の出力を記憶する表であり,命令区間の出力列のアドレスおよび値を,output addr/output values フィールドで保持している.また,全ての入力の 一致を確認した際に適切な OutTbl エントリを参照できるよう,入力列の末尾を構成 する AddrTbl エントリは,対応する OutTbl エントリのエントリ番号を OutTbl idx フィールドに保持している.

MemoTbl検索手順の概要は以下の通りである.命令区間を検出すると,その命令区 間の開始アドレス,および関数/ループの別の2つの情報を用いてFLTblを検索し,そ の Index を得る.次に,その Index を FLTbl idx フィールドに持ち,当該命令区間の レジスタ入力を input values フィールドに格納しているエントリを InTbl から検索す る.これにより得られたエントリが,これから検索しようとする入力ツリーのルート となる.

ここでマッチしたエントリと同じ行番号を持つ AddrTbl を参照すると,次に参照す べき入力アドレスが格納されているため,この値をキャッシュから読み出すことで次 入力値を得る.そして,この入力値を input values フィールドに持ち,かつ先にマッ チした親エントリの番号を key フィールドに持つエントリを,再び InTbl から検索す る.これを全ての入力の一致が確認されるまで繰り返し行う.

全ての入力の一致が確認できると,入力セットの終端を保持する InTbl エントリと同 じインデクスを持つ AddrTbl エントリが,対応する出力を格納している OutTbl エント リへのポインタを OutTbl idx フィールドに保持しているため,これを用いて OutTbl を参照し,得られた出力のアドレス/値の組を全てレジスタおよびキャッシュに書き戻 すことで命令区間の実行が省略される.

なお, InTbl は 連想検索が可能な 3 値 CAM(Content Addressable Memory) で実装 することにより高速な入力値検索を実現している.また, MemoTbl の大きさは有限で あるため, MemoTbl のエントリが溢れる前に不要なエントリを削除する必要がある. このエントリの削除アルゴリズムには LRU(Least Recently Used) 方式を用いている.

2.3 並列事前実行

マルチコア技術が幅広く普及してきており,複数のコアを利用した様々な高速化手法 が研究されている.自動メモ化プロセッサでは,複数のコアを有効に利用する並列事前 実行(Parallel Early Computation)という仕組みを備えている.並列事前実行とは, 過去の命令区間の入力に基づき,その命令区間を将来実行する際に用いられる入力を ストライド予測[10]を用いて予測し,該当区間をメインコアとは別のコアで予め実行し ておくことである.以下,この並列事前実行を行う投機実行コアをSpC(Speculative Core)と呼ぶこととする.SpC は予測された入力を用いて得られた出力と,その入力 を計算再利用可能な状態で MemoTbl へと登録する.メインコアは自身やSpC によっ て登録された MemoTbl のエントリを用いて再利用を適用することができる.これに



図 5: 並列事前実行機構

より,ループのように入力パラメータが単調に変化する場合など,過去の実行結果を 利用しても計算再利用の効果が全く得られない命令区間に対しても,高速化を図るこ とができる.

この並列事前実行機構を備えた自動メモ化プロセッサのアーキテクチャを図5に示 す.各SpCは,ALU,レジスタ(Registers),1次データキャッシュ(D\$1),MemoBuf を独立して持ち,MemoTblと2次データキャッシュ(D\$2)および主記憶は全てのコア で共有されるものとする.

このように,各コアが MemoBuf を持っているため,各命令区間の実行終了時にそ れぞれのコアは,入出力情報を MemoBuf から MemoTbl へ独立して登録することがで きる.また,SpC は複数備えることができ,それぞれのコアが予測された入力に対す る区間を並列に実行することができる.ここで,入力の予測が外れた場合でも,再利 用を行うメインコアからは予測が外れたことが観測されないため,並列事前実行によ るオーバヘッドは MemoTbl の検索に要するもの以外は生じない.ただし,エントリ 数に制限のある MemoTbl に不必要なエントリが登録されることにより,有効なエン トリが削除され,並列事前実行を行わない場合よりも性能が低下してしまう可能性は ある.また,SpC が命令を事前に実行する際に,まだ2次データキャッシュ上に存在し ない値をメインコアに先駆けて主記憶から読み出す場合がある.このような場合,並 列事前実行はキャッシュプリフェッチ機構と同様の効果をもたらす.この場合,将来メ インコアが当該主記憶アドレスの値を読み出す際に,主記憶にアクセスしなくても2 次データキャッシュに当該アドレスの値が存在していることとなりキャッシュミスを削 減できる.

この並列事前実行を適用するためには,過去の再利用エントリの情報から将来の入 力を予測して,並列事前実行コアへ渡す必要がある.このため,入力を予測してSpC に渡すための小さなハードウェア(Input Pred)を MemoTbl に設けている.SpC が並 列事前実行を開始するためには,まず直近に出現した2組の入力の差分に基づいてス トライド予測が行われる.そして,予測された入力セットに基づき,SpC はメインコア と並列して当該命令区間の実行を開始する.そのため,図4 で示したように,FLTbl で は各命令区間に対して,ストライド予測に用いるために最近出現した2組の入力(prev inputs)を保持している.

次に, SpC を用いた並列事前実行のタイミングチャートを図6に示す.この例では, SpC が3台存在しており,ある命令区間に対してメインコアが入力値4で通常実行し ているとする.また,それに並行して SpC ではストライド予測を用いて入力値5,6,7 でそれぞれ実行する.

ここで,図6の(a)は最も効率良く再利用が適用できる場合を示している.この場合,メインコアが入力値4に対する処理を終え入力値5,6,7の実行に移ろうとしたとき,3台のSpCでのそれぞれの入力に対する処理が完了しており,MemoTblに入出力情報が既に登録されている.一方,図6の(b)は3台目のSpC3で入力値7に対する処理が遅延してしまった場合の例である.この場合,キャッシュミスの発生などによりSpCの処理が遅延し,メインコアがSpCと同じ入力値による実行を開始してしまうことで,再利用が適用できなくなっている.

この問題を回避するため,自動メモ化プロセッサでは,SpCにおける入力値5,6,7に 対する処理を,メインコアが入力値4に対する処理を実行するよりも早めに開始して いる.つまり,現在メインコアで実行中の入力よりもある程度先まで,SpCへの入力 割り当てを行っている.

また,メインコアとSpCでは2次データキャッシュや主記憶が共有されている.このため,これらの共有領域に対して書き込みを行うと,他のSpCやメインコアがプログラムの実行を行う際にデータの不整合が生じてしまう.そこで,SpCではMemoBufを主記憶書き込みの際のバッファとして扱い.コア間で共有しているデータに対する書



図 6: 並列事前実行の流れ

き込みを行わないようして,このようなデータにおける不整合の発生を回避している.

#### 2.4 オーバヘッド評価機構

自動メモ化プロセッサにおいて,ある命令区間に対して計算再利用を適用するため には回避不可能なオーバヘッドが生じる.まず,再利用適用時の入力値検索の際に,メ インコアのレジスタや主記憶の値と MemoTbl に登録されている値とを比較するため の検索オーバヘッドがある.この検索オーバヘッドは入力値検索の成功・失敗に関わ らず発生する.また,入力値検索が成功した際に,出力を MemoTbl からレジスタや キャッシュへ書き戻すための書き戻しオーバヘッドがある.入力値の検索オーバヘッ ドと出力の書き戻しオーバヘッドをあわせて再利用オーバヘッド (Reuse Overhead) と呼ぶ.

命令区間によっては,再利用オーバヘッドが大きく,計算再利用を行わずに実際に 命令を実行した方が早く実行を終えることができる場合も存在する.その場合,計算 再利用により性能が悪化するばかりか,必要としない入出力を MemoTbl に登録して いることになり, MemoTbl が有効活用されない.そこで,自動メモ化プロセッサでは, MemoTblへの無駄なアクセスを抑制する再利用オーバヘッド評価機構を備えている. 再利用オーバヘッド評価機構を使用して,再利用オーバヘッドと計算再利用により高 速化できる実行サイクル数を見積もり,計算再利用による効果が得られると判断した 命令区間に対してのみ入力値検索や入出力セットの登録を行う.具体的には,命令区 間の再利用により削減できるサイクル数と,その再利用に必要となるオーバヘッドに ついて慨算を行う小さなハードウェアを MemoTbl に付加する.この機構をオーバヘッ ドフィルタ (Overhead Filter)と呼ぶ.

前述の並列事前実行では,SpCによる投機実行の対象とする命令区間をいかに選択 するかが重要である.そのため,図4で示したように,オーバヘッドフィルタ機構は 命令区間を記憶する表であるFLTblの拡張として備えられている.FLTblでは,各命 令区間に対して一定期間における再利用の状況をシフトレジスタ(図4中の hit hist.) を用いて記録し,これを用いてそれぞれの命令区間の再利用適応度を算出している.

ある命令区間について,最近の一定回数T回の再利用試行における再利用成功回数 Mは上記シフトレジスタから得られる.この値と,当該命令区間の過去の省略サイク ル数Sから,実際に削減できたサイクル数を

$$M \cdot (S - Ovh^R - Ovh^W) \tag{1}$$

として計算する  $.Ovh^R$ ,  $Ovh^W$  はそれぞれ, 過去の履歴より概算した, 当該命令区間 の MemoTbl 検索オーバヘッド, および MemoTbl からキャッシュ等への書き戻しオー バヘッドである.なお, S,  $Ovh^R$ ,  $Ovh^W$  は, 図4に示した FLTbl の S フィールド, および Ovh read/write フィールドからそれぞれ取得される.

また,再利用が適用できなかった場合でも,MemoTblの検索オーバヘッドは存在する.このオーバヘッドは,

$$(T - M) \cdot Ovh^R \tag{2}$$

として計算できる.

ここで,発生したオーバヘッド (2) よりも,削減できたステップ数 (1) が大きいような命令区間は,再利用の効果が得られると考えられる.式 (1) から式 (2) を引いたものを *Gain* とすると,

$$Gain = M \cdot (S - Ovh^W) - T \cdot Ovh^R \tag{3}$$

となり,この Gain が正値であれば再利用の効果があると判断できる.そこで,再利

用表に小さなハードウェアを付加することによってこれを計算し,再利用の効果が得 られると判断された命令区間に対してのみ MemoTbl への登録および再利用を行って いる.

3 投機実行コアによるスカウトスレッド実行

本章では,本論文で提案する投機実行コアによるスカウトスレッド実行モデルについて説明する.

3.1 スカウトスレッド実行

従来の自動メモ化プロセッサでは,再利用の適用によって却って性能が悪化してし まう可能性がある命令区間に対して,オーバヘッドフィルタ機構が MemoTbl への入 出力情報の登録を抑制する.また,そのような性能低下の恐れのある命令区間を SpC による並列事前実行の対象から外すために,値予測に用いられる入力値セット(図4中 FLTbl の prev. inputs)の更新も中止している.

この,値予測に用いられる入力値セットは,当該区間の実行を開始する際に初期化 され,MemoTblへエントリを登録する際に,MemoBufに記憶してきた値で更新され る.値予測機構(図5中 Input Pred.)はこの入力値セットを参照し,ストライド予測 を用いて将来実行される入力値セットを予測し投機実行コアへと受け渡す.しかし, MemoTblへのエントリの登録がオーバヘッドフィルタ機構によって中止されると,同 時に値予測に用いる入力値セットも値が更新されなくなり初期値のままとなる.これ により,ストライド予測を用いて入力値の差分を取ることができなくなり,値予測は 失敗する.値予測に失敗するとSpCは次に値予測が成功するまでの間,投機実行を適 用することができない.以下,このSpCが投機実行を行えない状態を,SpCが遊休状 態であると呼ぶことにする.

本論文では,この遊休状態である SpC においてキャッシュプリフェッチを行う一種 のスカウトスレッドを実行させることで,メインコアによるメモリアクセスレイテン シの一部を隠蔽し,高速化を図る手法を提案する.値予測が成功する命令区間では従 来モデルと同様に並列事前実行を行う事前実行スレッドを実行させ,値予測が失敗す る,すなわち再利用の効果が見込めない命令区間ではスカウトスレッドを実行させる. このように再利用の効果を考慮しつつ,投機実行コアによるスレッド実行を動的に選 択するモデルを提案する.

ここで,スカウト(斥候)スレッドとは,Sun Microsystems 社で開発が進められてい

た Rock プロセッサ [11] で提案されている高速化手法の,スカウトスレッディングに おいて実行されるスレッドのことである.これは,本来の計算処理を行う通常実行ス レッドに先行して必要となるデータをメモリからキャッシュに持ってくるという役目の スレッドで,理想通りに働けばメモリアクセスレイテンシを完全に隠蔽して,実行ス レッドの処理時間を短縮することができる.しかし,スカウトスレッドが必要なデー タをメモリから先取りしてキャッシュにロードし通常実行スレッドが高速化すると,前 を走るスカウトスレッドに通常実行スレッドが追い付いてしまうため,理想的なスカ ウトスレッドは一般的に存在しないと言われている.

さて,並列事前実行における値予測では,入力アドレス自体がストライド予測の対象となる場合がある.そのため,スカウトスレッド実行にもこの値予測に基づく情報を用いることで,ある命令区間が持つ入力毎にアドレスのストライドが異なる場合にも効果が期待でき,メインコアが将来引き起こす可能性のある主記憶アクセスを,SpCが事前により多く処理することが可能となる.

また,キャッシュミスが削減されることで,限定的ではあるがメインコアにおける 再利用率自体も向上する可能性がある.事前実行スレッドはメインコアに先駆けて命 令区間を実行するため,一般にキャッシュミスを起こしやすい.そして事前実行スレッ ドにおいて発生したキャッシュミスにより,その実行結果をMemoTblに登録するタイ ミングが遅れるため,メインコアによる実行に追い付かれてしまうことで,図6(b)の ように入力値予測が正しかった場合でもその結果を再利用できない状況を引き起こす ことがある.ここで,再利用効果が見込めないループの内部に,再利用効果が得られ るループが存在している場合を考える.このような場合には,提案手法を適用するこ とで外側のループに対してはスカウトスレッドが実行され,内側のループに対しては 事前実行スレッドが実行されることになる.上記のようなループの入れ子構造におい て,外側のループを先駆けてスカウトスレッド実行することによって,内側のループ におけるキャッシュミスの発生確率も低下し,事前実行スレッドの実行結果がメイン コアの再利用に間に合わなくなる状況が既存モデルに比べて起りにくくなると考えら れ,再利用率が向上する可能性がある.

上記のような入れ子構造を持つループの具体例を図7に示す.これは,SPEC CPU95 FP に含まれる 107.mgrid の部分コードであり,3つの3次元行列 R,V,U から R = V – AU を計算するものである.従来モデルでは,この最内ループ(189行目)は並列事 前実行による再利用効果が得られているが,外側の2つのループ(187,188行目)に関 しては入力数が多く再利用オーバヘッドが大きいため再利用対象となっていない.し

```
186 C
      DO 600 I3=2,N-1
187
       DO 600 I2=2,N-1
188
189
      DO 600 I1=2,N-1
190 C R = V - AU
191 600 R(I1, I2, I3)=V(I1, I2, I3)
      -A(0) * (U(I1, I2, I3))
192 >
      -A(1) * (U(I1-1,I2, I3)) + U(I1+1,I2,
                                              13
                                                    )
193 >
            + U(I1, I2-1, I3) + U(I1, I2+1, I3)
194 >
                                                    )
            + U(I1, I2, I3-1) + U(I1, I2, I3+1))
195 >
      -A(2) * (U(I1-1,I2-1,I3)) + U(I1+1,I2-1,I3)
196 >
197 >
            + U(I1-1,I2+1,I3) + U(I1+1,I2+1,I3)
                                                   )
198 >
            + U(I1, I2-1, I3-1) + U(I1, I2+1, I3-1)
            + U(I1, I2-1, I3+1) + U(I1, I2+1, I3+1)
199 >
            + U(I1 - 1, I2, I3 - 1) + U(I1 - 1, I2, I3 + 1)
200 >
            + U(I1+1,I2, I3-1) + U(I1+1,I2, I3+1))
201 >
      -A(3) * (U(I1-1,I2-1,I3-1) + U(I1+1,I2-1,I3-1))
202 >
203 >
            + U(I1-1,I2+1,I3-1) + U(I1+1,I2+1,I3-1)
            + U(I1-1,I2-1,I3+1) + U(I1+1,I2-1,I3+1)
204 >
            + U(I1-1,I2+1,I3+1) + U(I1+1,I2+1,I3+1))
205 >
206 C
```

図 7: 107.mgrid のプログラムコード (部分)

かし,外側のループを最内ループの事前実行に先駆けてスカウトスレッド実行することにより,最内ループの直近のイタレーション,すなわち複数 SpC によって最初に事前実行される数回分のイタレーションに関してキャッシュミスが削減され,その実行結果の MemoTbl への登録タイミングが早まることで,計算再利用を適用できる場面が増加すると考えられる.

3.2 動作モデル

再利用の効果が見込めない区間である場合には,SpCに事前実行スレッドではなく, 当該区間内に存在するロード命令を中心とした一部の命令のみを発行する一種のスカ ウトスレッドを実行させる.遊休状態であるSpCにスカウトスレッドを実行させるた めには,まず従来と同様に先行区間を投機実行するための入力値を得る必要がある.投 機実行に必要な入力値は値予測が成功したときに取得できる.つまり,値予測の成功 率が上昇することで, SpC は投機実行を適用できる機会が増加することになる.先ほ ど述べたように,値予測が成功するためには値予測に用いる入力値セットが FLTbl に 書き込まれていなければならない.そこで,オーバヘッドフィルタ機構が当該区間に 対して再利用効果が見込めないと判断し再利用表への登録を中止しようとした場合で も,値予測に用いる入力値セットへの書き込みだけは中止せず,MemoBuf に記憶した 値を用いて更新するようにする.これにより,SpC が投機実行を適用できる回数が増 える.以下,説明のために,オーバヘッドフィルタ機構が再利用表への登録を中止す る場合,つまり再利用効果が見込めない(*Gain* が負値である)場合のことをフィルタ の判定が真であると呼ぶ.

上述したように, SpC による投機実行の機会が増えることにより, 従来モデルと同 様に事前実行スレッドを SpC に実行させるだけで, ある程度のデータプリフェッチの 効果が見込める.しかし, この場合の投機実行は, フィルタの判定が真である時の情 報をもとに行われるため, その実行結果が再利用できた場合にも性能の悪化に繋がる 可能性が高い.よって, その実行結果は MemoTbl に登録する必要がなく, その結果 を得るために事前実行する必要もないと考えられる.そこで, 事前実行スレッドでは なくスカウトスレッドを実行させることで, 有限サイズの表である MemoTbl に不必 要な再利用エントリが登録されることを避け, 計算再利用の効果を阻害することなく キャッシュプリフェッチの効率を向上させることができる.

スカウトスレッドの実行対象となるのは,再利用効果が見込めない再利用対象区間 である.そのため,このスカウトスレッドを実行する期間は比較的短いと考えられ,僅 かな電力消費量の増加によって高速化が見込める.また,ロード命令によって取得さ れるデータは実行に用いることはないため,ローカルな1次キャッシュおよびレジス タに値を格納する必要はない.そのため,スカウトスレッドを実行する際に消費電力 が増大するユニットはクロックと2次キャッシュだけである.また,ロード命令のみを 発行することでALUおよびMemoBufを動作させる必要はなくなる.自動メモ化プロ セッサにおいて,各ユニットのエネルギー消費量は既に知られており[12],自動メモ 化プロセッサ全体のエネルギー消費量に対して,クロックのエネルギー消費量の割合 は約26%であり,2次キャッシュは約15%である.よって,スカウトスレッドの実行に よって増加するエネルギー消費量の割合は,

$$(0.26 + 0.15) \cdot (ST/Total) \cdot SpCs \tag{4}$$

として概ね計算できる. なお, ST, Total, SpCs はそれぞれ, SpC におけるスカウト

16

スレッドの実行サイクル数,総実行サイクル数,SpC のコア数である.ここで,スカ ウトスレッドを実行できるのは,再利用対象区間の中で再利用の効果が見込めない命 令区間であり,その命令区間においてロード命令のみを発行するため,ST は Total に比べて小さい値となる.そのため,提案手法により増加するエネルギー消費量は少 ないと考えられる.また,提案手法により2次キャッシュミスを削減し高速化が達成 できれば,クロックと2次キャッシュのエネルギー消費量を抑えることができると考 えられる.したがって,式(4)は消費エネルギー量の最大値を表しており,実際に必要 なエネルギー消費量はこれより少ないと予測される.

#### 3.3 入力値セットの更新とスレッド役割の切り替え

前節までで述べた動作を実現するための,並列事前実行機構の実装モデルについて 説明する.このモデルでは,まずSpCによる投機実行の機会を増やすために,フィル タの判定が真である場合にも,MemoBufに記憶してある当該区間の値をFLTbl中の 値予測に用いる入力値セットに書き込み,その値を更新するようにする.

次に,値予測が成功したことで投機実行することになった命令区間に対して,SpC に事前実行スレッドまたはスカウトスレッドのどちらを実行させるか判定する必要が ある.この判定は,値予測に用いる入力値セットに値を書き込んだ際のオーバヘッド フィルタ機構の判定に依存する.つまり,フィルタの判定が真である場合にはスカウト スレッドを,フィルタの判定が偽である場合には従来通りに事前実行スレッドを実行 させる.そこで,命令区間を管理するFLTblの各行に新たに1ビットフラグのフィー ルドを追加し,オーバヘッドフィルタの判定を記憶する.ここでは,フィルタの判定 が真である場合にそのフラグを1にセットする.すなわち,MemoTblへの登録時にお けるオーバヘッドフィルタ機構の判定つまり*Gain*の値に応じてフラグを操作する.値 予測に成功し投機実行を開始する際に,当該区間のフラグを参照することで,いずれ のスレッドを実行するかを動的に選択することが可能になる.

ここで,このスレッド切り替えのフローチャートを図8に示す.ストライド予測を 用いた値予測に失敗した場合は次に値予測が成功するまでの間,投機実行を適用する ことができない.したがって,提案手法を適用した場合でもSpCが遊休状態となる場 合はまだ存在している.一方で,値予測に成功した場合は,オーバヘッドフィルタ機 構の判定に応じて実行するスレッドの役割を切り替える.この時,FLTblに追加した フィルタの判定を記憶するフラグが参照され,直前に行われた入力値セットの更新時 におけるフィルタの判定,すなわち Gain の値が正値か負値かにより事前実行スレッド



図 8: スレッド役割の切り替え

とスカウトスレッドを動的に切り替えて実行させる.

なお,事前実行スレッドとスカウトスレッドではその処理内容が異なる.事前実行 スレッドでは計算再利用のために当該区間の入出力を MemoBuf に記憶し, 実行終了時 に MemoTbl に一括して登録しなければならない. そのため割り当てられた入力値セッ トを用いて当該区間の命令を発行する必要がある.一方,スカウトスレッドは演算等 の命令を処理する必要はなくデータプリフェッチのみを行えば良い.そのため,SpCは 投機実行している間,割り当てられたスレッドの役割に応じて処理内容を変えなけれ ばならない.また,スレッドの実行が開始された後は,割り当てられた命令区間の実 行が終了するまでスレッドの役割を変えてはならない.しかし,フィルタの判定を記 憶する FLTbl のフラグは, SpC が投機実行中であっても, その値がメインコアによっ て書き換えられる可能性がある.そのため,この値を投機実行開始時におけるスレッ ド割り当ての判別に用いることは可能であるが,各SpCが実行すべき処理の管理に用 いることはできない.そこで,SpCが現在,事前実行スレッドまたはスカウトスレッ ドのどちらを実行しているかを判断するために,各SpCにスレッド判別用の1ビット フラグを新たに追加する.そして,投機実行開始時にこのフラグに対して,フィルタ の判定を記憶しているフラグの値をセットする.これにより,投機実行中の各スレッ ドの動作を管理する。

| 11                                        | rd    | op3   | rs1   | 0     |   | rs2 |  |  |  |
|-------------------------------------------|-------|-------|-------|-------|---|-----|--|--|--|
| 31 30                                     | 29 25 | 24 19 | 18 14 | 13 12 | 5 | 4 0 |  |  |  |
| 図 9: SPARC における命令セットのフォーマット(上位2ビットが '11') |       |       |       |       |   |     |  |  |  |

表1: ロード命令群のオペコード部

| Opcode | op3    | Operation                           |
|--------|--------|-------------------------------------|
| LDUB   | 000001 | Load Unsigned Byte                  |
| LDUH   | 000010 | Load Unsigned Halfword              |
| LDD    | 000011 | Load Double Word                    |
| LDSB   | 001001 | Load Signed Byte                    |
| LDSH   | 001010 | Load Signed Halfword                |
| LDF    | 100000 | Load Floating-Point Register        |
| LDDF   | 100011 | Load Double Floating-Point Register |
| LDA    | 110000 | Load Word from Alternate space      |

#### 3.4 命令判別と区間終了判定

SpC にスカウトスレッドを実行させる場合には,その命令区間に存在するロード命 令のみを実行するために,命令の種類を判別する必要がある.ここで,2.2 節で述べた ように,自動メモ化プロセッサは SPARC V8 をベースアーキテクチャとしている.そ のため,本プロセッサは単純な 32 ビット固定長命令を採っており,命令を判別するた めのオペコードは 8 ビット固定長となっている.SPARC 命令セット [13] の仕様に基 づくと,ロード命令群は命令の上位 2 ビットが '11' である命令群に含まれている.こ の命令群に含まれる命令のフォーマットを図 9 に示す.なお,図中のrd はディスティ ネーションレジスタ,またrs1,rs2 はソースレジスタの番号を表している.これらの命 令群にはロード命令およびストア命令が含まれているが,オペコード部の下位 3 ビッ ト目が '0' であるか否かで,ロード命令群を判別可能である.基本的なロード命令の 上位 2 ビットを除く残りのオペコード部を表 1 に示す.このように,下位 3 ビット目

投機実行区間に対してプログラムカウンタを順次動かしていき,命令判別を適用し ロード命令のみを発行することでスカウトスレッド実行を実現する.ここで,当該区 間が関数であった場合には,区間開始時に save 命令が,また区間終了時に restore 命

```
1c1d4:
        sethi %hi(0x1d000), %o1
        sll %l1, 2, %l0
1c1d8:
1c1dc:
        inc %l1
1c1e0:
        ld [ %01 ], %f3
1c1e4: fdivs %f3, %f4, %f2
1c1e8: fstod %f2, %f2
1clec: fadds %f4, %f4, %f4
        std \%f2, [\%fp + -8]
1 c 1 f 0:
1 c1 f4: ldd [\% fp + -8], \% o2
1c1f8: mov \%03, \%01
1 c 1 f c:
        st \%f4, [\%fp + -116]
        call 1c05c
1 c 200:
1c204: mov \% 02, \% 00
1c208: cmp \% l1, 0x19
1c20c:
        sethi %hi(0x1d000), %o3
1c210: fadds %f0, %f0, %f0
1c214: ld [ \%o3 + 8 ], \%f2
1c218: fdivs %f2, %f0, %f0
        st \%f0, [\%l2 + \%l0]
1 c 2 1 c :
1 c 2 2 0:
        ble 1c1d4
```

### 図 10: サンプルプログラムコード

令が必ず存在している.SPARC アーキテクチャでは,レジスタウインドウ方式を採用 しており,save および restore 命令によってこのレジスタウインドウを操作する.関数 における入出力の受け渡しはこのレジスタウインドウを介して行われるため,SPARC V8の仕様に準拠するために例外としてこの2つの命令も発行することにしている.

SpC が事前実行スレッドを実行する際,当該区間で新たに出現した関数やループは その入れ子構造を記憶し,内部を新たな対象区間として多重的に事前実行を適用して いる.例えば,図10中のループでは,アドレス1c200で出現した call 命令により1c05c にジャンプし,その関数に対しても投機実行を行う.一方で,スカウトスレッドを実 行する場合には,当該区間で新たに出現した関数やループの入れ子構造を無視し,そ の内部は適用区間の対象外とする必要がある.この例ではループ内で関数呼び出しが 行われることになるが,その関数の入力は区間開始地点1c1d4 から1c200 の call 命令 までの命令を実行しなければ求めることができない.そのため,スカウトスレッド実 行時に入れ子構造を保持するためには,当該区間の全ての命令を実行する必要がある. これは,ロード命令のみを発行する場合に比ベコストが大きくなってしまう.よって, 提案手法ではSpCにスカウトスレッドを実行させる場合には,投機実行開始時に定め られた命令区間のみを実行対象としている.

命令区間の終了は,その命令区間が関数であれば restore 命令の出現により検出でき る.一方で,ループの場合には後方分岐命令が命令区間の終端となるが,多重ループな どでは命令区間内に分岐命令が複数存在してしまうことになる.従来手法では,後方 分岐命令を実行する際に当該ループの終端であるかの判定を行っている.つまり,後 方分岐命令を実行して初めて命令区間終了判定が行われるため,基本的にロード命令 のみを発行するスカウトスレッド実行では,当該ループ区間の終了を検知することが できない.そこで,提案手法では,命令判別の際にFLTbl に登録されている命令区間 の終端アドレスと現在のプログラムカウンタを比較することで,命令区間終了判定を 行うことにする.このアドレスの値が一致していた場合にスカウトスレッドの実行を 終了し,次の値予測を行う準備をする.これにより,関数およびループの該当区間で スカウトスレッドの実行を適用できる.

4 評価

以上で述べた拡張を既存の自動メモ化プロセッサに対して追加実装し,サイクルベー スシミュレーションにより評価した.

4.1 評価環境

シミュレータは単命令発行の SPARC V8 アーキテクチャをベースとしている.評価 に用いたパラメータを表2に示す.なお,キャッシュアクセスレイテンシや命令レイテ ンシは SPARC64-III[14]を, MemoTbl 内の InTbl に用いる CAM の構成は MOSAID 社の DC182888[15]を,それぞれ参考にしている.また,評価対象のプログラムには, 汎用ベンチマークプログラムである SPEC CPU95 を用いた.

また,入力値検索のコストとして,レジスタと CAM を 32 バイト比較するのに9サ イクル,メモリと CAM を 32 バイト比較するのに10 サイクルを要するものとした.現 在の一般的なアーキテクチャでは,CPU コア内部のクロック速度は,外部のメモリパ スのクロック速度の10 倍程度で動作している.そのため,このシミュレーションで設 定した,レジスタやメモリと,CPU コア外部にある MemoTbl との比較に要するサイ

| MemoBuf                            | 64 kBytes           |
|------------------------------------|---------------------|
| MemoTbl CAM                        | 128 kBytes          |
| Comparison (register and CAM)      | 9  cycles/32 Bytes  |
| Comparison (Cache and CAM)         | 10  cycles/32 Bytes |
| Write back (MemoTbl to Reg./Cache) | 1  cycle/32 Bytes   |
| D1 cache                           | 32 KBytes           |
| line size                          | 32 Bytes            |
| ways                               | 4 ways              |
| latency                            | 2 cycles            |
| D2 cache                           | 2 MBytes            |
| line size                          | 32 Bytes            |
| ways                               | 4 ways              |
| latency                            | 10 cycles           |
| Memory                             | 160 MBytes          |
| latency                            | 100 cycles          |
| Register windows                   | 4 sets              |
| miss penalty                       | 20  cycles/set      |

表 2: シミュレータ諸元

表 3: 削減サイクル数率 (SPEC CPU95 FP)

|           | Mean  | Max   |             |
|-----------|-------|-------|-------------|
| (P) 既存モデル | 15.0% | 40.6% | (107.mgrid) |
| (S) 提案モデル | 19.1% | 41.3% | (107.mgrid) |

クル数は現実的な値となっている.

#### 4.2 SPEC CPU95 FP

SPEC CPU95 FP (train) の 10 のプログラムを gcc-3.0.2 (-msuperspare -O2) によ リコンパイルし,スタティックリンクにより生成したロードモジュールを用いて評価 を行った.評価結果を図 11 および表 3 に示す.



図 11: 実行サイクル数比 (SPEC CPU95 FP)

図 11 中の凡例はサイクル数の内訳を示しており, exec は命令サイクル数, test(r), test(m) はそれぞれレジスタ/キャッシュと InTbl(CAM) との一致比較オーバヘッド, write は再利用成功時に発生する結果の書き戻しオーバヘッド, D\$1, D\$2, window は それぞれ1次/2次キャシュミスペナルティとレジスタウィンドウミスペナルティである.

評価は,再利用を行わないモデル,従来の並列事前実行モデル,提案モデルについ て行った.なお,全てのモデルはメインコア1つに加え,SpC3つの合計4コア構成 とした.図11中で各ベンチマークプログラムの結果を3本のグラフで示しているが, それぞれ左から順に

- (M) メモ化を行わないモデル
- (P) 並列事前実行の従来モデル
- (S) スカウトスレッドを実行する提案モデル

が要したサイクル数を表している.なお,各サイクル数は(M)を1とする正規化を行っ

|             | (P) 既存モデル | (S) 提案モデル |
|-------------|-----------|-----------|
| 102.swim    | 55.1%     | 96.9%     |
| 104.hydro2d | 16.7%     | 56.4%     |
| 125.turb3d  | 12.4%     | 67.1%     |
| 146.wave5   | 13.0%     | 42.6%     |
| 4 プログラム平均   | 24.3%     | 65.8%     |

表 4: 2 次キャッシュミスペナルティサイクルの削減比

ている.

提案手法(S)は,概ね良い結果を示している.まず,102.swim,104.hydro2d,125.turb3d, 146.wave5ではD\$1が増大し,D\$2が減少する傾向が見受けられる.つまり,従来で は2次キャッシュミスによりメモリまでデータを取得しに行っていたものが,SpCが スカウトスレッドを実行したことにより,メインコアが当該区間を実行するときには すでに共有の2次キャッシュにデータが格納されていたことがわかる.これら4つのプ ログラムにおける2次キャッシュミスペナルティサイクル削減率を表4に示す.この結 果から,提案手法によりメモリへのアクセスレイテンシが大幅に隠蔽できていること が分かる.SPEC95 FP 全体でも,2次キャッシュミスの削減サイクル数は,従来モデ ルでは平均31.9%であったのに対し,提案モデルでは平均64.0%と大幅に改善された. またこれらのプログラムでは exec,test(r),test(m),write については既存手法であ る(P)から変化が見られない.このことから,スカウトスレッドの実行は従来の並列 事前実行による計算再利用に対する効果を阻害することなく投機実行コアをより効率 的に動作させることができていることが分かる.

図 11 より,総実行サイクル数で比較した場合も全体として性能向上していることが 分かる.削減サイクル数率は,従来モデルの削減サイクル数が最大40.6%,平均15.0% であったのに対し,提案モデルでは最大41.3%,平均19.1%に,それぞれ改善された.

4.3 考察

107.mgrid, 141.apsi, 145.fppppでは, 従来のモデルでも2次キャッシュミスがほとんど発生していないこともあり,提案手法の効果はあまり確認できなかった.しかし, これらのプログラムで再利用成功率を測定したところ, 107.mgrid において約1.9%向上していることが確認できた.3.1節で述べたように, 107.mgrid には再利用区間の1 つに3重ループが存在している.既存モデルでは,その最内ループの再利用率が大き く,外側2つのループは全く再利用できていないという傾向がある.そのため,外側 のループに対してスカウトスレッドが実行され,最内ループにおけるキャッシュミス が削減されたことによって,再利用率を向上することができた.

103.su2cor および 146.wave5 でも再利用率に変化があり, r\_step のサイクル数が変 化しているが,再利用オーバヘッドを加味したサイクル数 (r\_step,test(r),test(m), write の総和) ではほとんど変化が見られなかった.146.wave5 では r\_step のサイクル 数が増加し,再利用率が低下しているように見えるが,これは実行サイクル数が再利 用オーバヘッドを僅かに上回っていた命令区間が,提案手法の適用により逆転してし まったものと考えられる.キャッシュミスが削減されたことで命令区間の実行サイク ル数が減り,再利用を適用すると却って性能が悪化することになる.しかし,この場 合には実行サイクル数と再利用オーバヘッドがほぼ等しくなるため,実行速度にはほ とんど影響しない.そのため,実行サイクル数と再利用オーバヘッドの総和が変化せ ず,計算再利用の効果を大きく阻害しないことが確認できた.

101.tomcatvではごく僅かながら D\$1 が減少し,D\$2 が増大しており,予測した効 果と逆の結果となってしまっている.並列事前実行機構では,SpC の実行がキャッシュ ミスなどによって遅延してしまい,メインコアが再利用を適用する時に間に合わなかっ た場合を考慮して,現在メインコアが実行中の区間よりもある程度先まで入力値割り 当てを行っている.スカウトスレッドを実行する場合は,入れ子構造を保持せず割り 当てられた区間のみを投機実行の対象とするため,事前実行スレッドを実行する場合 に比べて区間の長さが短い.そのため,スカウトスレッドは事前実行スレッドに比べ て頻繁に実行されることになる.その際,より遠くまで入力値割り当てが行われるた め,スカウトスレッドはメインコアが実行している地点より遠い区間を実行すること になり,キャッシュラインの入れ替えが頻繁に起こることになる.101.tomcatvでは, 他のプログラムと比べてスカウトスレッドを実行する割合が大きかったため,必要な データがメインコアの実行時点にはすでに2次キャッシュから追い出されてしまった と考えられる.

ここで,スカウトスレッドを実行することによる消費エネルギー増加について考察 する.まず,既存モデル(P)において,単一SpCの動作時間は総実行サイクル数の約 23%であった.提案モデル(S)ではこれに加え,スカウトスレッドを実行するサイクル 数が総実行サイクル数の約26%ほど増加している.ただし,スカウトスレッドを実行 している間は,SpC内の全ユニットを動作させる必要はなく,クロックとプリフェッ

25

チに必要なユニットのみで良い.そのため,電力消費量はさほど増大しないと考えられる.自動メモ化プロセッサにおける各ユニットのエネルギー消費量は3.2節で述べたように既に調査されており,これに基づきエネルギー消費量を概算したところ,プロセッサ全体で既存モデルに対し約13%の増加で抑えられることがわかった.

さて,本論文ではここまで計算再利用技術に基づく自動メモ化プロセッサの並列事 前実行機構に対し,遊休状態である投機実行コアにキャッシュプリフェッチを行う一種 のスカウトスレッドを実行させることで,従来の再利用の効果を阻害することなくメ モリアクセスレイテンシの一部を隠蔽した.また,一部のプログラムでは計算再利用 率が向上することを確認した.このように,提案手法の適用によりマルチコアの資源 をより有効に利用して高速化することができるという結果が得られた.しかし,自動 メモ化プロセッサは比較的単純なアーキテクチャを想定して評価しており,現在主流 となっているマルチコアプロセッサのような複雑な環境を想定してシミュレートする ことが今後の課題に挙げられる.そこで,次の章ではマルチコアプロセッサ研究にお ける現在の情勢について調査していく.

5 マルチコア・メニーコアプロセッサ

本章では,マルチコア・メニーコアプロセッサの既存・関連研究について述べる.

5.1 研究背景

現在では,消費電力や発熱量の問題を解決しつつプロセッサあたりの処理能力を向上させるために,1つのCPUに複数のコアを搭載したマルチコアプロセッサが広く普及している.一般のパソコンやワークステーションに用いられる汎用マルチコアプロセッサの例として,Intel社のCore i7[16]やIBM社のCell/B.E.[17],Sun Microsystems社のUltraSPARC T2[18] などが挙げられる.さらに,ネットワーク機器等で使用することを想定し1つのプロセッサに 64 個のコアを搭載した TILE64[19] などのメニーコアプロセッサも登場している.また,CPUや GPU(Graphics Processing Unit)のみならず,DSP(Digital Signal Processor)などの組み込み向けプロセッサにまでマルチコア技術が幅広く普及してきた.このようにプロセッサのマルチコア化が進んでおり,複数のコアを利用してプログラム全体のスループットを向上させる高速化手法を検討する必要が出てきている.この流れを受けて,本論文では前章までで高速化手法の一つとして自動メモ化プロセッサの拡張を述べた.

今後は半導体のプロセスルールの縮小に伴い,単一プロセッサ当たりに搭載される

コア数がさらに増大していくと予想される.コア数は10,100,1000と規模を拡大していき,近い将来にはメニーコアプロセッサが一般化すると考えられている.メニー コアプロセッサは,チップに多数のコアを集積してスレッドレベルの並列性を利用す ることで高並列な処理性能と低消費電力化の実現を狙う.

メニーコアプロセッサの実現方法にはいくつかのアプローチがある.その一つに TILE64 が採用しているタイルアーキテクチャが挙げられる.このようなタイルアー キテクチャでは,タイルと呼ばれる小さいサイズの機能ブロックを規則的に敷き詰め メッシュ状に結合されたネットワーク上で情報通信を行うことで配線遅延を軽減する ことができる.また,コア数を増やし回路規模を大きくしても動作速度を高速に保つ ことができるが,独自のアーキテクチャとなるため既存の命令セットと互換性がない といった問題がある.他には,Intel社の Core i7 に代表される汎用のチップマルチプ ロセッサが挙げられる.チップマルチプロセッサでは,シンプルなプロセッサコアを多 数搭載することで従来のプロセッサの設計を再利用し,設計を簡単にしながらスルー プットを向上させることができる.また,省電力効果を高めることもでき,配線遅延 を考慮した設計にも有効である.

このように,どちらの実現方法においても共通して配線遅延を考慮している.配線 遅延の問題は,現在よりさらに配線プロセスの微細化が進むことでより顕在化すると 言われているため,設計段階から配線遅延を十分に考慮して回路を設計する必要があ る.そのため,高並列実行可能なアーキテクチャの実現に向けてプロセッサ構成の検 討が重要になっている.

5.2 アーキテクチャシミュレータ

マルチコアプロセッサアーキテクチャや,マルチコアプロセッサ時代のソフトウェ アに関する研究・開発を効率的に行うためには,様々なアイディアを迅速に検証できる 環境が必要となる.マルチコアプロセッサを実チップで制作することができれば,リ アルな構成や実験環境を構築でき実際の環境に沿った研究が可能となる.しかし,実 チップは非常に高価である上,制作に時間がかかるため実現が困難であることが多い. さらに,細かい構成やパラメータの変更を容易に行うことができないという問題もあ る.特に構成規模が大きくなるメニーコアプロセッサではこの問題点が顕著となる.そ こで,コンピュータアーキテクチャの研究では,シミュレーションによる評価が可能 なアーキテクチャシミュレータが重要な役割を担っている.

アーキテクチャシミュレータには大きく分けて2つの種類が存在している.そのひ

とつは, FPGA(Field-Programmable Gate Array)を利用したシミュレータが挙げられ る.FPGAシミュレータには,実チップによる制作に比べて安価に環境を構築できる だけでなく,開発期間を短縮できるという利点がある.しかし,配線を含めた基盤が 一度組み上がってしまうと,構成の変更が必要な状況に陥った場合に最初から設計を し直さざるを得なくなってしまう.また,ハードウェア上で動作をシミュレートする ため,構成する回路の設計が確定していない場合には動作させることができない.そ のため,アーキテクチャの研究用途としては設計や構成方式の検討において柔軟性に 欠ける部分がある.

もうひとつは,全てソフトウェアでシミュレーションするソフトウェアシミュレー タが挙げられる.ソフトウェアシミュレータは,C言語などを使って記述した一般的な ソフトウェアであり,汎用コンピュータで稼働させることができる.このシミュレー タでは,設計が未確定の場合にも詳細部分を省略して全体の動作を大まかに模擬でき るという利点があり,ハードウェア制約のない理想的な構成を手軽に実現できる.そ のため,シミュレーションに多大な時間を要するという欠点はあるが,様々なパター ンのプロセッサ構成方式を検討する場合には最も適している.

#### 5.3 既存シミュレータとその問題点

マルチコアプロセッサシミュレータは現在までに様々なものが開発されている.FPGA を利用したシミュレータには,日本国内のプロジェクトとしてScalableCore[20]が提 案・開発されている.FPGAシミュレータは,メニーコアプロセッサの動作を現実的 な時間でシミュレーションすることを目的としており,プログラムに内在する並列性 の活用によりソフトウェアシミュレータと比較してメニーコアアーキテクチャをより 高速にシミュレーションすることを可能としている.FPGAシミュレータの一種であ るScalableCoreでは,小容量のFPGAで構成された1つのノードをタイル状に多数配 置し,メッシュネットワークで接続するタイルアーキテクチャを採用している.また, ノード数に対するシミュレーション速度のスケーラビリティを実現するために,仮想 サイクルという概念を導入している.複数のクロックサイクルをかけて1仮想サイク ルの動作を進め,1仮想サイクル中に対象アーキテクチャの動作およびそれに付随す るユニット上のSRAMへのアクセスやユニット間通信・同期などの処理が行われる. このように仮想サイクルを用いることでシミュレーションを高速化できるが,シミュ レート対象となるプロセッサ・ハードウェアの現実性を一部損なってしまっており,複 雑なプロセッサモデルのシミュレーションに関しては信頼性が低い. 一方,ソフトウェアシミュレーションとしては,HP研究所が開発しているCOTSon[21] がある.COTSonは,コンピューティングシステムを高速かつ正確に評価することを 目的としたフルシステムのシミュレーションフレームワークで,機能シミュレーショ ンとタイミングシミュレーションを組み合わせたシミュレーション環境となっている. このフレームワークでは,機能シミュレータが生成するトレースを元に,シングルコ ア上で動作するマルチスレッドアプリケーションの各スレッドをシミュレーション対 象プロセッサの各コアにマップ・シミュレーションする.そして,タイミングシミュ レータなどで構成されるバックエンド側でスレッド間の同期をとるというモデルを用 いている.このモデルでは,既存のフルシステムシミュレータで動作するマルチスレッ ドアプリケーションをマルチコアプロセッサ上で実行した場合の性能を評価すること が可能である.

また,フルシステムシミュレータの他に,アーキテクチャレベルのシミュレータが 存在している.チップマルチプロセッサでは通信性能の限界がボトルネックとなりつ つあり,性能効率と電力効率の良い相互結合網が求められている.電子機器はこれま でにシステムの帯域幅と性能の要求に応えることができていたが,さらなる効率の向 上には消費電力の限界値が問題となっている.そこで,ネットワークシミュレーショ ンフレームワークの一つである OMNeT++を用いた PhoenixSim[22] が開発されてい る.PhoenixSim は,光通信ネットワークを用いるマルチコアプロセッサシステムのモ デル化・解析のために,通信ネットワークを統合し実行するシミュレータである.従来 のネットワークシミュレータと対照的に,電子に相当するものを持たない光通信にお ける相互接続装置とネットワーク素子の測定基準および物理的な特徴を取得でき,エ ネルギー効率の良い高帯域な通信環境の構築を目的としている.

さらに,アーキテクチャレベルのシミュレータには,ハードウェア記述言語 SystemC をベースとした NIRGAM[23] も存在する.NIRGAM は,ネットワークオンチップの研 究において,様々なトポロジ上のルーティングアルゴリズムやアプリケーションの設 計および実験の実質的なサポートを目的としている.そのため,拡張可能なモジュー ルである SystemC[24] をベースとしており,ネットワークオンチップの設計で利用可 能な様々なオプション機能を備えている.このシミュレータのオプションとしては,ト ポロジやスイッチング機構,ルーティング機構などがあり,新しいルーティングアル ゴリズムを容易に実装できる.

このように,搭載されるコア数の増大に伴い,マルチコア・メニーコアを対象とした シミュレーション環境の研究が数多く行われている.メニーコアプロセッサにおいて, 複数コアを単一の主記憶装置へ接続することは,メモリアクセスによるボトルネック が顕在化する危険性がある.そのため,全コア共有のメモリシステムを想定すること は現実的でなく,メッセージパッシングなどの方式を採用する必要性が増す上,キャッ シュシステムなどによるメモリ帯域幅の確保も重要になると考えられる.しかし,上 で述べた既存のシミュレータは共有メモリを前提として構築されているため,単純に シミュレーションコア数を増大させるだけではメニーコアプロセッサのシミュレーショ ンを行うことが難しい.

そこで本論文では,メニーコアプロセッサの理想的な構成を検討するために,様々 な構成方式を検証可能なメニーコアシミュレータを開発する.プロセッサ構成の検討 にあたって,データ供給方式と結合網形状に着目することで,配線遅延を考慮した高 並列実行可能なアーキテクチャを模索していく.このような目的の下,各方式の実現 可能性の検証と構成方式の組み合わせによる様々な構成パターンの構築を実現するた めに,ソフトウェアによるシミュレーションを採用する.

#### 6 メニーコアプロセッサ構成方式の実現可能性検証

本章では,本論文の提案となるメニーコアシミュレータの開発の概要およびメニー コアプロセッサ構成方式の検討について述べる.

6.1 研究概要

本メニーコアプロセッサ研究の計画は大きく3つのステップに分けることができる. まず最初に,メニーコアシミュレータを開発することが挙げられる.ハードウェア・ アーキテクチャの検討にあたっては,性能目標値を導出する必要がある.そこで,基本 となるメニーコアプロセッサの構成を設計し,代表的なアプリケーションを実行可能な シミュレータを開発する.そして,実行時におけるトレースを採取することで,メニー コアプロセッサ構成方式の諸検討に利用する.また,実行トレースの採取に目的を絞 ることで,高速なシミュレータを実現できる.以下,これらの機能を備えたソフトウェ アシミュレータをメニーコアトレースシミュレータ(Manycore Traced Simlator) と呼ぶ.

次に,メニーコアプロセッサ構成方式の検証が挙げられる.メニーコアプロセッサ の実現において重要となる配線遅延を考慮して,キャッシュ構成やメモリー貫性プロ トコル等のデータ供給方式および,複数のコアやメモリを相互に結合し交信路を提供 する相互結合網の形状における各構成方式を構築する.また,メニーコアトレースシ ミュレータの実現のために構築した基本構成だけでなく,各構成方式を組み合わせる ことで様々な構成パターンを構築することを目的とし,それらの実行トレースをそれ ぞれ採取する.

最後に,高並列実行を実現する最適なアーキテクチャの模索が挙げられる.これま でに得られた実行トレースの結果からそれぞれのメニーコアプロセッサ構成方式の比 較・検討・考察を行う.また,それら構成方式において,単一プログラムを並列化して 実行する場合の並列度の限界を調査する.多くのプログラムは潜在的な並列性を持っ ているが,抽出できる並列度は一般に高くない.そのため,多数のコアを有効に利用 するためには単純な並列化のみならず他の高速化技術との組み合わせが必要になると 考えられる.そうした知見を得るために,4章までに高速化手法を提案してきた.こ のような高速化技術を組み込むことを視野に入れ,プロセッサ高速化技術の進むべき 道筋を示すことが本研究の最終的な目標となる.

以上の3つのステップの中で,本論文では主に1つ目のメニーコアトレースシミュ レータの開発について述べる.この開発におけるデータ供給方式に関しては,コア数 の増大に伴うキャッシュ構成の関係性と,キャッシュとメモリ間の一貫性を保持する キャッシュコヒーレンシプロトコルについて検討する.一方で,相互結合網の形状に関 しては,複数コアやメモリ間での交信路の構成の種類について検討する.そして,メ ニーコアトレースシミュレータで動作させるメニーコアプロセッサの基本構成を実装 する.

6.2 データ供給方式の検討

データ供給の転送効率を向上させるキャッシュシステムにおいて,コア数の増大と キャッシュ構成の関係性およびキャッシュコヒーレンシプロトコルについて概説する. 6.2.1 コア数増大とキャッシュ構成の関係

効率的なデータの安定供給のために,一般的なプロセッサではキャッシュシステム が用いられている.キャッシュシステムでは,プロセッサに搭載されるコア数の増大 とそのキャッシュ構成に密接な関係性がある.コア数の増大に伴うキャッシュの構成の 様子を図12に示す.

図 12 中の (1) は,シングルコアプロセッサにおける単純なキャッシュ構成を示して いる.キャッシュメモリは,データを取得・更新する際に主記憶装置やバスなどの低 帯域を隠蔽し,処理装置と記憶装置の性能差を埋める.また,小容量のキャッシュメ モリを何階層も重ねて持つことで,低速な主記憶装置に対するアクセスを削減し処理



(4) 複数クラスタ構成

図 12: コア数の増大に伴うキャッシュの構成の様子

性能を大きく損なうことを避けてきた.

その後,マルチコアプロセッサが採用されるようになり,複数のコアから主記憶へ のアクセスが発生するようになった.そのため,シングルコア以上にキャッシュシステ ムによるメモリ帯域幅の確保が重要となっている.このようなマルチコアプロセッサ には,図12中の(2)で示すように,L2キャッシュの構成を変えず共有するものがある. このモデルと同様に,自動メモ化プロセッサでは4つのコアで1つの2次キャッシュを 共有する単純な構成をとっていた.自動メモ化プロセッサは,並列実行を目的とした 一般的なマルチコアプロセッサと異なり,メインコアの動作をサポートするコアを備 えているだけである.そのため,キャッシュシステムを複雑化する必要はなく単純な 構成を採ることができていた.

一方で,並列実行を目的とした一般的なマルチコアプロセッサでは,2次キャッシュ を共有するだけの単純な構成では,各コアからの参照要求が頻繁に到達するようにな るため処理性能が低下してしまう.そこで,図12中の(3)で示すように,L2キャッシュ を複数のバンクに分割するものがある.L2キャッシュをバンク分割しクロスバネット ワークで接続することで,参照要求先のバンクが異なる限り複数コアからの要求を同 時に受け付けることが可能になる.しかし,キャッシュのデーター貫性を保持しなけ ればならないため,データ管理の複雑度が増大することになる.

さらに,搭載されるコア数を増加させたメニーコアプロセッサでは,八ードウェア 物量が増大してしまうなどの問題により,バンク間でのクロスバネットワークの実現 が困難になる.そこで,図12中の(3)で示す構成を1つのクラスタとし,図12中の (4)で示すように複数のクラスタを接続するような構成とする傾向がある.また,メ ニーコアプロセッサなどの大規模なシステムでは,先ほど述べたようにデータの一貫 性を管理する必要がある.そのような一貫性の管理には,スヌーピングやディレクト リベースの管理機構がよく用いられている.スヌーピングは各コアの帯域幅が十分大 きければ性能が良くなるが,全てのメモリアクセス要求を全体にプロードキャストす る必要があるため,コア数が増えるとバスの帯域幅をより大きくしなければならなく なる.一方で,ディレクトリはキャッシュとメモリの間にディレクトリ機構が存在す ることになるためレイテンシが増大する傾向があるが,プロードキャストが不要とな るため帯域幅が小さくても良いという利点がある.このため,多数のコアを搭載する 大規模システムではディレクトリベースの一貫性管理機構を備えることが多い.

複数のコアやクラスタが備えるキャッシュでは,キャッシュとメモリ間におけるデータ の一貫性を保持するためにキャッシュコヒーレンシプロトコルが採用されている.キャッ シュコヒーレンシプロトコルは,キャッシュの内容に矛盾が生じないように,メモリ トラフィックの衝突を管理する役割を担っている.そのため,状態を管理するプロト コルに応じてトラフィック量が変化し,実際の帯域幅に影響を与えることになる.

このプロトコルには様々な種類が存在し、その性能とスケーラビリティは個々のシ ステムごとに異なる.この中で最も基本となる MSI プロトコルは、キャッシュライン 状態を3つに分けて管理する.これらの状態は、キャッシュラインの内容が無効であ ることを示す Invalid(無効)、キャッシュラインの内容が有効でメモリと一致している ことを示す Shared(共有)、そして、キャッシュラインの内容が有効であるが当該キャッ シュにのみ存在しメモリ上の値から変更されていることを示す Modified(変更)である. MSI プロトコルでは、データをキャッシュに保持しているのが自分だけであった場合 でも、他のキャッシュが同一アドレスのデータを持っていないことを把握できないた め、他の全てのキャッシュに対して Invalid 化の要求を送る必要がある. そこで, MSI プロトコルを改良したものに MESI プロトコル [25] が提案されている. MSI プロトコルにおける Shared の状態を,自分のキャッシュだけが有効の Exclusive(排他)の状態と他のキャッシュにも同一アドレスのデータが保持されている Shared(共有)の状態に分ける.このような4つの状態を採用することで,書き込もうとするキャッシュラインが Exclusive 状態の場合には,他のキャッシュに同一のデータが存在しないので, Invalid 化要求を行わず書き込むことができる.

また,MSIプロトコルでは,Modified状態のキャッシュラインのアドレスに他のキャッ シュから読み出し要求が到達すると,書き換えられたデータの内容をメモリに書き戻 す必要がある.そこで,MSIプロトコルにMESIとは異なる改良を加えたMOSIプロ トコルがある.MSIプロトコルの3つの状態に,書き戻し責任を負うOwned(所有)の 状態を追加して,書き戻しの頻度を減少させる.そして,Modified状態のキャッシュ ラインに対して読み出し要求が到達したときには,主記憶への書き込みをせず,他の キャッシュにデータを供給するとともにキャッシュラインの状態をOwnedに変更する. 一方で,データを受け取った側のキャッシュラインはShared状態となる.Owned状態 のキャッシュラインは,キャッシュから追い出される時にはその値をメモリへ書き戻す 必要があるが,他のキャッシュからアクセスされた場合にはメモリへ値を書き戻す必 要はない.そのため,メモリへの書き込み頻度を減少させることができる.

さらに,基本となる MSI プロトコルに Exclusive と Owned の両方の状態を追加した MOESI プロトコルがある.マルチコアプロセッサのキャッシュではこの MOESI プロ トコルや, MESI プロトコルが採用されることが多い.

6.3 結合網形状の検討

次に,相互結合網を構成するコア間結合網のトポロジについて概説する.コア間結 合網では,データ転送性能とハードウェア物量の2つの観点が重要になる.コア間結合 網のトポロジとしては,様々な種類の形式が考えられる.この中で,最も転送性能が 高くなる反面ハードウェア物量も大きい形式の代表がクロスバ型結合網である.また, 単純な構成でハードウェア物量が小さい形式の代表がリング型結合網である.これら 2種類の結合網はマルチコアプロセッサシステムでも広く用いられているため,本論 文ではクロスバ型結合網とリング型結合網を基本としたコア間結合網に関して検討す る.ここで,クロスバ型結合網,リング型結合網の両方とも,全てのコアを一つの結合 網に繋いだフラット型および結合網を多段化した階層型の2種類が考えられる.その ため,検討対象としてはそれらを組み合わせた4種類の結合網形状が考えられる.し



図 13: フラット型クロスバ結合網モデル

かし,フラット型のリング結合網では,通信パケットが全てのポートをホップするため,データを転送する際の中継数が増大し転送性能が著しく低下することが予測できる.そのため,フラット型リング結合網を除く3種類の結合網形状に関してのみ検討する.

まず,フラット型クロスバ結合網モデルを図13に示す.フラット型クロスバ結合 網は,各プロセッサコアや2次キャッシュ,外部メモリインタフェース,I/Oインタ フェース用などのポートをフラットな完全結合クロスバスイッチで接続したモデルで ある.このモデルでは,全てのポート間で自由にデータが転送できるため,データ転 送性能に最も優れるが,ハードウェア物量も最も大きい.

次に,階層型クロスバ結合網モデルを図14に示す.階層型クロスバ結合網は,各 ポートを階層化してクラスタ構成とし,各クラスタ内を完全結合クロスバスイッチで 接続する.そして,各クラスタ間をさらに完全結合クロスバスイッチで接続している. このモデルでは,データ転送性能がフラット型クロスバ結合網よりも低くなるが,ハー ドウェア物量を抑えることができる.

最後に,階層型リング結合網モデルを図15に示す.階層型リング結合網は,各ポートを階層化してクラスタ構成とし,各クラスタ内をリング結合網で接続する.そして, 各クラスタ間をさらにリング結合網で接続している.このモデルでは,データ転送性 能が最も低くなってしまうが,ハードウェア物量を最も小さく抑えることができる.



図14: 階層型クロスバ結合網モデル



図15: 階層型リング結合網モデル

### 7 メニーコアトレースシミュレータの開発

性能目標値を導出するためにメニーコアプロセッサの基本構成を設計し,その実行 トレースを採取可能なメニーコアトレースシミュレータを開発する.

#### 7.1 アーキテクチャ設計

データ供給方式および相互結合網の形状において,基本となるプロセッサ構成を検 討する.キャッシュ構成については,プロセッサコア数を増大させることを考慮して, L2キャッシュを複数のバンクに分割したクラスタを複数備える構成とし,ディレクト リベースの一貫性管理機構を持たせる.最近のプロセッサでは,内蔵キャッシュを3階 層とすることが一般的である.また,1次キャッシュをプロセッサコアに内蔵し,2次 キャッシュをコアごとに内蔵するもしくは2コア程度で共有し,3次キャッシュを全コ アで共有するといった構成をとることが多い.しかし,メニーコアプロセッサでは低 消費電力化を目的とし,プロセッサコアの動作周波数を下げる傾向がある.そのため, 高周波数のプロセッサと異なり,アクセス時間の観点からキャッシュの階層を増大さ せる必要性は小さい.また,キャッシュ階層を増大させた場合には,キャッシュミス時 のオーバヘッドが大きくなり制御機構も複雑化する.そのため,今回の構成では2階 層のキャッシュを採用する.

キャッシュコヒーレンシプロトコルは,各階層において別々のものを選択すること ができる.ここで,各クラスタの持つ2次キャッシュには,メインメモリへのアクセ ス回数を減少させるために,書き戻し頻度を削減できる MOESI プロトコルを採用す る.また,各コアの持つ1次キャッシュには,一貫性管理の複雑度を抑えつつ効率的 なキャッシュアクセスが可能な MESI プロトコルを採用する.一方で,相互結合網の 形状には,3種類の結合網形状の中で,データ転送性能,ハードウェア物量,消費電力 のバランスが最も良いと考えられる階層型クロスバ結合網を選択する.

以上で述べた構成方式をもとに設計したアーキテクチャの構成図を図16に示す.最 小構成として16コア内蔵の2階層型クロスバ結合のcc-NUMAアーキテクチャとなっ ている.また,全体で4クラスタ構成となっており,1クラスタに4つのコアが内蔵さ れるとする.そして,各コアと2次キャッシュ(L\$2)がクロスバに接続され,各コアは ローカルに命令キャッシュ(I\$1)とデータキャッシュ(D\$1)を内蔵している.また,主記 憶装置 DDR はメモリの帯域幅を考慮して各クラスタに均等分割し,クロスバの1つ に接続する.

ここで,図中のL2-TAGとは2次キャッシュの各バンクに付属するタグであり,キャッ シュコヒーレンシプロトコルにおける現在の状態をキャッシュラインごとに保持して いる.また,このタグは1次キャッシュのディレクトリ機構も担っており,同一アドレ スのデータに対して,クラスタ内に属するコアが持つ1次キャッシュの状態も保持して いる.L2-DIRは,2次キャッシュを管理するディレクトリ機構であり,2次キャッシュ



図 16: メニーコアトレースシミュレータのアーキテクチャ構成

の各バンクに付属する.この機構では,2次キャッシュの各ラインが保持するデータに 対して,他クラスタの2次キャッシュのライン状態を保持している.

7.2 動作モデル

次に,メニーコアトレースシミュレータにおける動作を説明する.

7.2.1 キャッシュリクエスト

キャッシュリクエストが発生するとキャッシュコヒーレンシプロトコルが働き,各コ アおよび各クラスタ間でメモリトラフィックが流れる.メモリトラフィックの流れる 様子を図17に示す.まず,あるコアがロードもしくはストア命令を発行した際,1次 キャッシュミスが発生するとデータを取得するために2次キャッシュに向けてリクエ ストを送信する必要がある.そのため,参照アドレスから要求するデータを担当する バンクを割り出し,該当バンクへキャッシュリクエストを送信する(a).そして,2次 キャッシュの各バンクに付属されるL2-TAGを参照することで,キャッシュラインの状



図 17: メモリトラフィックの流れ

態を知ることができる.また同時に,クラスタ内に属する他の1次キャッシュの状態 を取得でき,必要があれば Invalid 化や Shared 化などのコヒーレンシ要求を該当コア に向けて送信する (b).

ここで、2次キャッシュが Invalid 状態の場合には、メモリもしくは他のクラスタが 持つ2次キャッシュからデータを取得する必要があるため、さらにキャッシュリクエス トを伝搬する必要がある.この時、キャッシュリクエストは該当データを保持する主記 憶を持つクラスタへ送信することになる(c).主記憶にデータを保持するクラスタにお いて、参照すべき同一番号のバンクを管理する L2-DIR は、要求データに対して全ク ラスタの2次キャッシュのライン状態を保持している.要求元以外のクラスタにもデー タがキャッシュされていなければ主記憶アクセスが発生し、メモリからデータを取得で きた時点で要求元クラスタへデータとともに Ack を返す.またこの際、L2-DIR にお ける要求元クラスタのライン状態を Invalid から Exclusive に変更する.一方で、Ack を受け取ったクラスタ側では、受け取ったデータを2次キャッシュに格納し L2-TAG の



図 18: 異なるバンクへの参照要求

状態を更新する.そして,データを1次キャッシュに伝搬する.

要求元以外のクラスタにデータがキャッシュされている場合には, Invalid 化や Shared 化などのコヒーレンシ要求およびデータの転送要求を該当クラスタへ送信する(d).要 求を受け取ったクラスタ側では,クラスタ内に属する1次キャッシュの状態を考慮しコ ヒーレンシ要求を送信しなければならない場合がある(e).もし,要求データを持つ1 次キャッシュが存在し,キャッシュラインの状態が Modified であるならばそのデータ を2次キャッシュに書き戻す必要がある.ここで,1次キャッシュは MESI プロトコル により管理されているため,データ転送要求を受け取った際にはデータを伝搬する必 要が生じる.また,要求元のコアがストア命令を発行していた場合には,該当クラス タに Invalid 化要求が到達する.その際,クラスタに属する1次キャッシュに Invalid 化 要求を伝搬する必要も出てくる.

データ転送要求を受け取ったクラスタは,コヒーレンシ要求に応じて L2-TAG の状態を更新し要求データとともに Ack を返す.Ack を受け取ったクラスタすなわち該当 データを保持する主記憶を持つクラスタでは,変更した他クラスタの L2-TAG の状態 を記憶するために L2-DIR を更新し,転送されてきたデータとともに要求元クラスタ へ Ack を返す.以降は,主記憶アクセスが発生する場合と同様の処理を適用する.こ のように,全ての要求に Ack が返ってくると1つのキャッシュリクエストに対する処 理が完了する.

7.2.2 メモリトラフィックの衝突とリクエスト優先順位

各コアからのキャッシュリクエストが頻繁に飛び交うようになると,メモリトラフィックの衝突が発生することになる.複数のコアから同時にキャッシュリクエストが発生



図 19: 同一バンクへの参照要求

した様子を図18に示す.図18中では2つのコアから2次キャッシュの異なるバンクへ 参照リクエストが発生している.この場合には,6.2.1項で述べたように,複数コアか らのリクエストを同時に受け付けることができ,並列して要求に応じることができる. 次に,同時に同一バンクへキャッシュリクエストが発生した様子を図19に示す.同一 バンクへ参照リクエストが同時に発生した場合には,バンク内でキャッシュリクエス トを順位付けし,優先されたリクエストから順に処理を進める必要がある.この際に, 優先されたリクエストすなわちリソースを獲得できたリクエストは,該当バンクに対 してロックを掛けることで他のリクエストに対する処理を待機させ,キャッシュとメ モリ間の一貫性を保持する.処理が終わり次第,ロックを解放することで次のリクエ ストに対する処理に移る.待機していたリクエストは再び順序付けがなされ,リソー スを獲得できた順から参照要求が遂行される.ここで,2次キャッシュへの参照要求だ けでなく,1次キャッシュへのコヒーレンシ要求やクラスタ間のリクエストの伝搬時に おいても一貫性を保持するためにこうした順序付けが必要になる.

キャッシュリクエストの順序付けにはいくつかの方法が考えられる.最も簡単なも のに,要求元のコア番号に応じて優先度を変える方法が挙げられる.例えば,2つの コアから同時に参照リクエストが到達した場合には,コア番号の小さいリクエストを 優先する手法が存在する.この方法では,複雑な機構を必要とせずにハードウェア物 量を最小限に抑えることができるが,優先度の低いコアの要求にリソースが回りにく くなるという欠点がある.複数のコアが頻繁にキャッシュリクエストを発生するよう な状況では,優先度の最も低いコアの参照リクエストはいつまでもリソースを獲得で きず一種の飢餓状態になってしまう恐れがある.

次に,サイクル毎のラウンドロビン・スケジューリング方式により順序付けする方



図 20: ラウンドロビン方式によるリクエスト優先順位の決定

法が挙げられる.この手法では,処理待ちの参照リクエストに対し,サイクル毎に優 先度を変更する.これにより,ラウンドロビン方式は,コア番号依存の方式における リソーススタベーションの問題を解決できる.またこの手法は比較的実装が容易であ るため,追加ハードウェア量も少なくすむという利点がある.しかし,各リクエスト における転送速度の違いを考慮していないため,必ずしも最適な処理順序付けができ るわけではない.

最後に,参照リクエストの要求順に応じて優先度を変える方法が挙げられる.この 方法では,全てのコアにおけるロード・ストア命令の発行順のタイムラインに応じて リソースが割り与えられる.これにより,バンクへのキャッシュアクセスの均一化を 図ることができ,効率よくリクエストを処理できる.しかし,要求順を記憶するため にリクエストキューを管理する機構が必要になるなど,追加ハードウェア量が増大し てしまう.

開発するメニーコアトレースシミュレータでは,追加するハードウェア量やキャッシュ リクエストの処理効率の両方を考慮して,サイクル毎のラウンドロビン・スケジュー リング方式を採用する.ラウンドロビン方式によるリクエスト優先順位の決定の様子 を図 20 に示す.ラウンドロビン方式はコア番号依存方式を拡張したもので,図 20 中 の(1)が,ベースとなるコア番号依存方式と同じ動作を表している.同一バンクへの 参照リクエストが同時に発生した場合に,優先されるコアからの参照リクエストが到 達しているかを確認し,最初に見つかったリクエストの処理を進める.ラウンドロビ ン方式では,このコアの優先度をサイクル毎に変更する.これは,シミュレーション 実行開始時からの経過サイクル *Cycle* をクラスタに属するコア数 *PENUM* で割った 余りの値を元にして優先度の最も高いコアを決め,そのコアから順にリクエストの有 無を確認することで実現する.図20の(2)は,次のサイクルにおけるリクエストの優 先順位を表している.前のサイクルで最も優先度の高かったコアからのリクエストは, 次のサイクルで優先順位が決定する場合には最も優先度が低くなる.

#### 7.3 実行トレースの採取

メニーコアトレースシミュレータの開発では,代表的なアプリケーションを実行さ せてプログラム実行中のトレースデータを採取することを目的の一つとしている.こ こで,メニーコアプロセッサのように大規模システムのトレースを採取する場合には, 膨大なサイズのトレースデータが生成されることになる.そのため,今回のメニーコ アトレースシミュレータでは,各コアからのトレースデータの中から,特にメモリ処 理(ロード・ストア)だけを抽出する.トレースデータの抽出フローを図21に示す.メ ニーコアトレースシミュレータの各プロセッサコアがベンチマークアプリケーション を実行した際の全コア実行データを採取し,メモリ処理だけを抽出することでメモリ 処理系のトレースデータを作成する.それを圧縮形式でファイルに書き込み,データ 供給方式や相互結合網の形状における諸検討で統一的に利用する.

メモリ処理系のトレースデータにおけるトレースフォーマットは,メモリアクセス の種別,参照アドレス,アクセス時刻の情報のみを構成要素とする.そして,1回のメ モリアクセスを1レコードとし,複数のレコードを時間順にファイルに書き込む.メ モリアクセスの種別を1ビット,参照アドレスを64ビット,アクセス時刻をそのタイ ミングにおけるサイクル数の64ビットで表すことで,1つのレコードを約16バイトで 記述することが可能となり,膨大なデータ量を大幅に削減できる.

7.4 シミュレータ実行の高速化

コンピュータアーキテクチャの研究において,アーキテクチャシミュレータは非常に 大きな役割を担っている.しかし,5.2節で述べたように,ソフトウェアによるシミュ レーションは評価において多大な時間を要することが知られている.特に複数のプロ セッサコアを有するマルチコアのアーキテクチャシミュレーションを行う際には,コ ア数の増加に伴うシミュレーション時間の増加が深刻な問題となっており,メニーコ アプロセッサ研究の障害になっている.

シングルコアプロセッサのシミュレーション評価に関しては,以前からプログラムの一部分のみを切り出して評価し,その際のIPCを比較するという方法が採られてき



図 21: トレースデータ抽出フロー

た.しかし,マルチコアにおける並列アプリケーションの評価においては,プログラムの速度向上率が重要である.そのため,部分プログラムのIPC比較は評価に適して おらず,シミュレーションそのものの高速化が求められている.

そのため,アーキテクチャシミュレーションの高速化に関して,高速で精度の高い シミュレーション手法についての研究が注目されている.このような手法には,実マ ルチコア環境においてスレッド並列化や時間軸分割並列化 [26] などによりシミュレー タを並列実行するものや,統計的手法を用いて詳細にシミュレーションを行う部分を 限定するものなどがある.ここで,提案するメニーコアトレースシミュレータでもシ ミュレーションに膨大な時間がかかることが懸念されることから,こうした高速化手 法を本シミュレータに組み込んでいく必要があると考えられる.

大規模なアプリケーションを現実的な時間で実行するために,メニーコアトレース シミュレータをまず単純なスレッド並列化機構によって高速化する手法を考える.こ の手法では,1サイクル毎に各コアの動作をシミュレートするのではなく,コア毎の 一定サイクル数における実行を1つのタスクとし,スレッド並列化によって全コアの 動作を並列にシミュレートする.また,本論文で述べられている計算再利用技術に基 づく高速化手法をシミュレート実行の高速化に適用する方法も考えられる.そのため, 各コアのサイクル毎のシミュレート結果を記憶し,コア間の計算再利用により実行を 省略するという手法を検討することが今後の課題に挙げられる.

#### 8 動作検証

以上で述べたメニーコアトレースシミュレータを開発し,サイクルベースシミュレー ションにより動作を検証した.

#### 8.1 動作環境

シミュレータは単命令発行の SPARC V9 アーキテクチャをベースとしている.評価 に用いたパラメータを表5に示す.プロセッサ構成は,7.1節で述べたように,16コア 内蔵の2階層型クロスバ結合の cc-NUMA アーキテクチャとなっている.また,動作検 証の初期段階であることを考慮して,データキャッシュはデータ管理の複雑度を抑え るためにダイレクトマップ方式を採用している.動作検証対象のプログラムには,行 列積演算プログラムおよび汎用ベンチマークプログラムである SPLASH-2 ベンチマー ク[27]のFFTを用いた.なお,シミュレータ実行の高速化のためのスレッド並列化機 構は実装途中であるため,本評価では1サイクル毎に全コアの動作をシミュレートす る方法をとっている.

#### 8.2 動作結果

各プログラムを1,2,4,8,16スレッド実行でそれぞれシミュレートした.このと き,各コアには1スレッドずつ割り当てて実行している.行列積演算プログラムの実 行結果を表6に,SPLASH-2 FFTの実行結果を表7に示す.表は左から順に,コア番 号のpid,発行命令数のstep,命令実行サイクル数のexec,I1キャッシュミスにおける 待ちサイクル数のI1wait,D1キャッシュミスにおける待ちサイクル数のD1wait,総 実行サイクル数のcycleを表している.また,I1キャッシュとD1キャッシュのキャッ シュヒット率を算出してあり,それぞれI1hit,D1hitで表している.

プログラムはマスタ・ワーカ方式で実行され,マスタとなるメインスレッドもワー カを担っている.なお,メインスレッドを実行するpid0のコアの総実行サイクル数が プログラムの実行に要した全体の実行サイクル数を表している.また,I1waitおよび D1waitは,キャッシュミスが発生し2次キャッシュやメモリへのキャッシュリクエスト を処理している間に発生した遅延サイクル数を表している.本シミュレータでは,先

| Processor                | SPARC V9                   |
|--------------------------|----------------------------|
| number of cores          | 16 cores                   |
| number of clusters       | 4 clusters                 |
| issue width              | single issue               |
| issue order              | in-order                   |
| register windows         | 8 sets                     |
| I1 cache                 | 16 KBytes                  |
| line size                | 64 Bytes line              |
| ways                     | 4 ways                     |
| latency                  | 1 cycle                    |
| D1 cache                 | 32 KBytes                  |
| line size                | 64 Bytes line              |
| ways                     | 1 way                      |
| latency                  | 1 cycle                    |
| D2 cache                 | 16 MBytes                  |
| number of banks          | 4 banks                    |
| line size                | 64 Bytes line              |
| ways                     | 1 way                      |
| latency                  | 8 cycles                   |
| Memory                   | 256 MBytes                 |
| latency                  | 32  cycles                 |
| Cache Coherency Protocol |                            |
| L1 cache                 | MESI                       |
| L2 cache                 | MOESI                      |
| Interconnect Network     | 2-Layer Cross Bar Topology |
| link latency             | 8 cycles                   |

表 5: シミュレータ諸元

行するロード・ストア命令においてキャッシュミスが発生した場合でも,データに依 存関係がない限り順に後続命令を発行している.そのため,キャッシュミスによる待 ちサイクルを一部隠蔽することができている.また,要求データのキャッシュ状況に

|           | pid | step  | exec   | I1wait | D1wait | cycle  | I1hit  | D1hit  |
|-----------|-----|-------|--------|--------|--------|--------|--------|--------|
| 1thread   | 0   | 68013 | 132755 | 4631   | 2536   | 139922 | 99.87% | 99.17% |
| 2threads  | 0   | 43397 | 95974  | 4784   | 2675   | 103433 | 99.78% | 98.69% |
|           | 1   | 25447 | 37986  | 213    | 590    | 38789  | 99.98% | 99.28% |
| 4threads  | 0   | 31087 | 77585  | 4761   | 2882   | 85228  | 99.68% | 98.07% |
|           | 1   | 12735 | 19187  | 243    | 792    | 20222  | 99.96% | 98.81% |
|           | 2   | 12735 | 19188  | 218    | 955    | 20361  | 99.96% | 98.77% |
|           | 3   | 12735 | 19364  | 166    | 822    | 20352  | 99.96% | 98.89% |
| 8threads  | 0   | 25286 | 68754  | 4799   | 2979   | 76532  | 99.60% | 97.44% |
|           | 1   | 6379  | 9787   | 218    | 706    | 10711  | 99.92% | 98.04% |
|           | 2   | 6379  | 9787   | 209    | 946    | 10942  | 99.92% | 98.04% |
|           | 3   | 6379  | 9904   | 164    | 818    | 10886  | 99.92% | 98.04% |
|           | 4   | 6379  | 9787   | 189    | 1372   | 11348  | 99.92% | 98.04% |
|           | 5   | 6379  | 9829   | 127    | 1333   | 11289  | 99.92% | 98.04% |
|           | 6   | 6379  | 10126  | 196    | 958    | 11280  | 99.92% | 98.04% |
|           | 7   | 6379  | 10152  | 95     | 1021   | 11268  | 99.92% | 98.12% |
| 16threads | 0   | 22380 | 64347  | 4785   | 3239   | 72371  | 99.55% | 96.88% |
|           | 1   | 3201  | 5086   | 225    | 785    | 6096   | 99.84% | 96.43% |
|           | 2   | 3201  | 5087   | 176    | 863    | 6126   | 99.84% | 96.43% |
|           | 3   | 3201  | 5087   | 109    | 1016   | 6212   | 99.84% | 96.43% |
|           | 4   | 3201  | 5087   | 176    | 941    | 6204   | 99.84% | 96.43% |
|           | 5   | 3201  | 5098   | 157    | 940    | 6195   | 99.84% | 96.43% |
|           | 6   | 3201  | 5087   | 110    | 1196   | 6393   | 99.84% | 96.43% |
|           | 7   | 3201  | 5097   | 154    | 1126   | 6377   | 99.84% | 96.43% |
|           | 8   | 3201  | 5087   | 169    | 1122   | 6378   | 99.84% | 96.43% |
|           | 9   | 3201  | 5114   | 149    | 1103   | 6366   | 99.84% | 96.43% |
|           | 10  | 3201  | 5087   | 178    | 1263   | 6528   | 99.84% | 96.43% |
|           | 11  | 3201  | 5087   | 185    | 1248   | 6520   | 99.84% | 96.43% |
|           | 12  | 3201  | 5087   | 165    | 1369   | 6621   | 99.84% | 96.43% |
|           | 13  | 3201  | 5087   | 189    | 1336   | 6612   | 99.84% | 96.43% |
|           | 14  | 3201  | 5382   | 238    | 921    | 6541   | 99.84% | 96.43% |
|           | 15  | 3201  | 5408   | 394    | 716    | 6518   | 99.84% | 96.59% |

表 6: 実行サイクル数 (行列積演算プログラム)

|           | pid | step   | exec   | I1wait | D1wait | cycle  | I1hit  | D1hit  |
|-----------|-----|--------|--------|--------|--------|--------|--------|--------|
| 1thread   | 0   | 350726 | 438370 | 17182  | 20018  | 475570 | 99.90% | 98.67% |
| 2threads  | 0   | 313760 | 389323 | 17684  | 15983  | 422990 | 99.88% | 98.95% |
|           | 1   | 41025  | 54757  | 3050   | 6742   | 64549  | 99.83% | 96.45% |
| 4threads  | 0   | 294497 | 363736 | 17707  | 17509  | 398952 | 99.87% | 98.65% |
|           | 1   | 21651  | 29050  | 3066   | 8674   | 40790  | 99.72% | 89.88% |
|           | 2   | 21556  | 29288  | 2744   | 8702   | 40734  | 99.70% | 90.13% |
|           | 3   | 21465  | 28947  | 2823   | 8962   | 40732  | 99.71% | 89.87% |
| 8threads  | 0   | 285901 | 352286 | 17541  | 19553  | 389380 | 99.87% | 98.88% |
|           | 1   | 12761  | 17284  | 4142   | 10094  | 31520  | 99.45% | 87.28% |
|           | 2   | 12677  | 17494  | 2619   | 11351  | 31464  | 99.49% | 87.52% |
|           | 3   | 12939  | 17707  | 3101   | 10654  | 31462  | 99.50% | 87.43% |
|           | 4   | 12661  | 17291  | 2875   | 11294  | 31460  | 99.49% | 86.97% |
|           | 5   | 12523  | 17069  | 2847   | 11597  | 31513  | 99.48% | 87.32% |
|           | 6   | 12212  | 16525  | 2613   | 12407  | 31545  | 99.49% | 87.96% |
|           | 7   | 12407  | 17190  | 2849   | 11504  | 31543  | 99.48% | 87.82% |
| 16threads | 0   | 283927 | 349389 | 18386  | 27770  | 395545 | 99.87% | 98.94% |
|           | 1   | 10080  | 13458  | 5487   | 18555  | 37500  | 99.31% | 83.66% |
|           | 2   | 9681   | 13223  | 3738   | 20483  | 37444  | 99.33% | 84.48% |
|           | 3   | 9763   | 13333  | 3295   | 20814  | 37442  | 99.33% | 84.23% |
|           | 4   | 8826   | 11975  | 5284   | 20181  | 37440  | 99.16% | 82.19% |
|           | 5   | 8934   | 12179  | 4217   | 21042  | 37438  | 99.27% | 85.44% |
|           | 6   | 9577   | 12921  | 3299   | 21216  | 37436  | 99.32% | 84.51% |
|           | 7   | 8898   | 12194  | 4290   | 20950  | 37434  | 99.27% | 85.13% |
|           | 8   | 9260   | 12671  | 3919   | 20842  | 37432  | 99.30% | 83.31% |
|           | 9   | 9288   | 12703  | 2612   | 22115  | 37430  | 99.30% | 83.42% |
|           | 10  | 8831   | 12148  | 3551   | 21729  | 37428  | 99.26% | 85.58% |
|           | 11  | 8921   | 12437  | 3528   | 21461  | 37426  | 99.27% | 85.47% |
|           | 12  | 8979   | 12153  | 3718   | 21553  | 37424  | 99.31% | 86.23% |
|           | 13  | 9149   | 12519  | 6088   | 18815  | 37422  | 99.19% | 82.39% |
|           | 14  | 8875   | 12380  | 2801   | 22239  | 37420  | 99.27% | 84.32% |
|           | 15  | 8940   | 12534  | 3338   | 21546  | 37418  | 99.27% | 85.14% |

表 7: 実行サイクル数 (SPLASH-2 FFT)

応じて,リクエストの処理にかかるサイクル数が変わってくるが,キャッシュミスに よるペナルティを算出するために,I1waitおよびD1waitには2次キャッシュミス等に おける遅延サイクル数も含んでいる.

行列積演算プログラムでは,台数効果を得られていることがわかる.スレッド数の増 大に伴い総実行サイクル数が減少しているだけでなく,並列実行時におけるワーカス レッドの実行サイクル数がスレッド数の増大に比例して減少する結果となっった.行列 積演算は,比較的単純なプログラムであり,タスクを均等に分割して効率良く並列実 行できることが知られている.予想通りの実行結果が得られたことから,シミュレー タが正しく動作していることを確認できた.

一方で, SPLASH-2のFFTでは,8並列実行までは並列化により高速化できている が,16並列実行では8並列実行に比べて速度低下してしまっている.しかし,stepや execを比較してみると,スレッド数の増大に伴い効率的に演算処理を分割できている ことがわかる.実行スレッド数を増大させた場合には,D1キャッシュに保持している データが他のコアからのコヒーレンシ要求によって無効化されやすくなり,D1キャッ シュのヒット率が低下しやすい.そのため,16並列実行時にはD1waitのサイクル数 が増加し,実行速度が低下してしまったと考えられる.FFTのように,プログラムが 複雑になると単純に並列化しただけでは高速化できないことが確認でき,高並列に実 行可能なプロセッサ構成の検討が必要であることが改めて認識できた.

8.3 考察

今回のシミュレーション実行では,動作を検証することを目的としているため,実 行結果の評価はあまり重要視していない.しかし,メニーコアプロセッサの性能目標 値を導出するためには,表6および表7で挙げた評価指標以外の結果も算出する必要 がある.例えば,I1waitやD1waitは,キャッシュリクエストの処理に要したサイクル 数でなく,1次キャッシュミス時に待ちサイクルが発生した場合のペナルティを算出し ている.キャッシュシステムや相互結合網の検討では,特にキャッシュリクエストの処 理に要したサイクル数を詳細に評価する必要がある.そのために,キャッシュリクエ ストの処理に要したサイクル数の内訳について考察する.この際に考慮しなければな らないことは,1次キャッシュ,2次キャッシュ,および主記憶のアクセスレイテンシ とキャッシュリクエストの伝搬時に発生する遅延サイクル数である.キャッシュリクエ ストの伝搬は以下のようなユニット間通信に分類できる.なお説明のために,要求元 のクラスタをクラスタA,要求データを保持する主記憶を持つクラスタをクラスタB, 要求元以外のクラスタをクラスタCとする.

- (1) クラスタAの要求元1次キャッシュ → クラスタAの2次キャッシュ
   1次キャッシュミス時に,属するクラスタの2次キャッシュへリクエストを送信する
- (2) クラスタAの2次キャッシュ  $\rightarrow$  クラスタAに属する他1次キャッシュ 要求元以外の1次キャッシュへコヒーレンシ要求を送信する
- (3) クラスタAの2次キャッシュ → クラスタBの2次キャッシュ
   要求データを保持する主記憶を持つクラスタへキャッシュリクエストを送信する
- (4) クラスタBの2次キャッシュ → クラスタCの2次キャッシュ
   要求元以外のクラスタヘデータ転送要求とコヒーレンシ要求を送信する
- (5) クラスタ C の 2 次キャッシュ → クラスタ C に属する 1 次キャッシュ データ転送要求を受け取ったクラスタに属する 1 次キャッシュへコヒーレンシ要

求を送信する

アクセスレイテンシに加えて,これら5つのキャッシュリクエストの伝搬に要した サイクル数を算出することで,メニーコアプロセッサの性能をより詳細に評価するこ とができると考えられる.そのために,遅延サイクルを計上してキャッシュリクエス トの Ack に付加することで,各コアの要求に要した遅延サイクル数をそれぞれ算出す ることが可能となる.他には,2次キャッシュのヒット率やバンクにおけるリクエスト の衝突回数などが算出すべき出力項目として挙げられる.

また,プロセッサの性能評価ではシミュレーションパラメータを変更した場合の性 能の変化を調査することも重要である.表5で示した本シミュレータのパラメータに おいて,変更した際の影響を調査すべきものとしては,プロセッサコア数,クラスタ 数,各キャッシュ容量,2次キャッシュのバンク数が挙げられる.ここで,プロセッサコ ア数およびクラスタ数は,現在最小構成となっているため,順に増大させていくべき である.特にプロセッサコア数は,今後100や1000と規模を拡大していくことが予測 されるため,TILE64のように少なくとも64コア構成程度にすることが望ましい.ま た,キャッシュ容量やバンク数は,単純に増大させることで性能が向上しやすい.バン ク構成では,複数のリクエストを同時に処理することで遅延サイクルを一部隠蔽でき るため,バンク数を増大させることで性能の向上に繋がりやすい.しかし,同時に要 求されるリクエスト数には限りがあるなど,性能向上においても限界値があり,また 追加するハードウェア物量も考慮した場合に,適切なパラメータを設定すべきである.

一方で,実行評価時に固定すべきパラメータもある.本研究では,キャッシュ構成 や相互結合網に着目しているため,キャッシュおよび主記憶のアクセスレイテンシや キャッシュの連想度,そしてキャッシュのラインサイズなどは固定することが望ましい. また,レジスタウインドウ数や主記憶容量は,パラメータの変更による性能への影響 が各構成方式の検討において重要性が低い.このように,評価指標やシミュレーショ ンパラメータを考慮した実装が今後必要になると考えられる.

9 おわりに

本論文では,まず計算再利用技術に基づく自動メモ化プロセッサの並列事前実行機 構に対し,遊休状態である投機コアにキャッシュプリフェッチを行う一種のスカウトス レッドを実行させることで,従来の再利用の効果を阻害することなくメモリアクセス レイテンシの一部を隠蔽する手法を提案した.また,そのキャッシュプリフェッチが, 限定的ではあるが再利用率の向上への寄与が期待できることを述べた.

SPEC CPU95 FP ベンチマークを用いて評価した結果,提案手法がメインコアのメ モリへのアクセスレイテンシを隠蔽し,2次キャッシュミスを大幅に削減することを 確認した.既存モデルでは最大40.6%,平均15.0%であった総実行サイクル数削減率 が,提案するモデルでは最大41.3%,平均19.1%まで向上させることができた.また, 107.mgrid においては僅かながら再利用率向上と,それに伴う実行サイクル数の削減 も確認できた.比較的単純なアーキテクチャを想定して評価しているが,並列処理に よる高速化手法とメモ化を組み合わせることでさらなる高速化を図ることができると いう知見が得られた.

また,集積度の向上に伴い搭載するコア数を増大させたメニーコアプロセッサのアー キテクチャを検討するために,メニーコアトレースシミュレータを開発した.メニー コアトレースシミュレータでは,メニーコアプロセッサの実現においてボトルネック となる配線遅延を考慮して,キャッシュ構成やメモリー貫性プロトコル等のデータ供 給方式および複数のコアやメモリを相互に結合し交信路を提供する相互結合網の形状 における各構成方式を検討した.本論文では,性能目標値を導出するために基本とな るメニーコアプロセッサの構成を設計し,代表的なアプリケーションを実行可能なシ ミュレータを実装した.

本研究の今後の課題として,以下の4つが挙げられる.まず1つ目の課題として,メ ニーコアトレースシミュレータの開発における,動作の正当性の向上が考えられる.本 研究では,シミュレータの動作を確認するために,データキャッシュにダイレクトマッ プ方式を採用するなど実装を簡略化している部分がある.しかし,一般的なマルチコ ア・メニーコアプロセッサに搭載されるキャッシュシステムでは,データキャッシュの ウェイ数を増やし転送効率を向上させた N-ウェイセットアソシアティブ方式が採られることが多い.そのため,こうした方式をメニーコアトレースシミュレータに対して順に組み込んでいく必要がある.また,動作するベンチマークプログラムを増やすとともに,各種の評価パラメータを変更して検証することで動作の正当性を向上させる.

2つ目の課題としては,メニーコアプロセッサ構成方式の検討が挙げられる.本論文 では,基本構成によるシミュレーション実行までに留まっており,研究の全体計画に おける次の段階に進むために,基本構成以外の様々な構成パターンを構築してその実 行トレースを採取する必要がある.また,得られた実行トレースの結果からメニーコ アプロセッサ構成方式を比較・検討・考察し,単一プログラムの並列度限界を調査する ことで,効率的に高並列実行可能なアーキテクチャを模索する.これにより,ハード ウェア物量やデータ転送性能,消費電力において新たな知見が得られると考えられる.

3つ目の課題としては,メニーコアトレースシミュレータのシミュレーション実行 を高速化することが挙げられる.多大な時間を要するソフトウェアシミュレーション の評価時間短縮のために,実マルチコア環境で並列実行可能な機構を追加し高速化を 図る必要がある.そのために,一定サイクル数における実行を1つのタスクとし,ス レッド並列化によって全コアの動作を並列にシミュレートした場合に,共有キャッシュ の一貫性をどのように保持するか,またタスク間の各処理をどのように同期するかな どの検討が必要になる.

最後の課題としては,様々なプロセッサ高速化手法と組み合わせることが挙げられ る.メニーコアプロセッサでは多数のコアの資源を有効に利用するための研究が行わ れている.本論文で取り扱った自動メモ化プロセッサでは,計算再利用・並列事前実 行・スカウトスレッドといった複数のコアを利用して高速化を図る機構を十分に備え ている.本論文で提案したモデルの適用範囲や電力消費量の増加に関する詳細な調査 を進め,より複雑な環境を想定したメニーコアトレースシミュレータで動作を検証す ることが今後の課題である.

#### 謝辞

本研究のために,多大な御尽力を頂き,御指導を賜わった名古屋工業大学の松尾啓 志教授,津邑公暁准教授,齋藤彰一准教授,松井俊浩准教授に深く感謝致します.ま た,本研究の際に多くの助言,協力をして頂いた松尾・津邑研究室,齋藤研究室およ び松井研究室の方々に感謝致します.特に,研究に関して貴重な意見を下さった山田 龍寛氏,小田遼亮氏に深く感謝致します.

### 論文

- <u>Tomoki IKEGAYA</u>, Ryosuke ODA, Tatsuhiro YAMADA, Tomoaki TSUMURA, Hiroshi MATSUO, Yasuhiko NAKASHIMA: "A Hybrid Model of Speculative Execution and Scout Threading for Auto-Memoization Processor", Proc. of Int'l. Symp. on System-on-Chip 2011 (SoC2011), Tampere, Finland, pp.22-28(Nov. 2011)
- <u>Tomoki IKEGAYA</u>, Tomoaki TSUMURA, Hiroshi MATSUO, Yasuhiko NAKASHIMA: "A Speed-up Technique for an Auto-Memoization Processor by Collectively Reusing Continuous Iterations", Proc. 1st Int'l. Conf. on Networking and Computing (ICNC'10), Higashi-Hiroshima, Japan, pp.63-70, received the Best Paper Award (Nov. 2010)
- <u>池谷 友基</u>,津邑 公暁,松尾 啓志,中島 康彦: "複数イタレーションの一括再利用 による並列事前実行の高速化",情報処理学会論文誌 コンピューティングシステム (ACS), Vol.3, No.3, pp.31-41 (Sep. 2010)
- 4. <u>池谷 友基</u>,津邑 公暁,松尾 啓志,中島 康彦: "自動メモ化プロセッサにおける複数イ タレーションの一括再利用",先進的計算基盤システムシンポジウム (SACSIS2010) 論文集, pp.149-156 (May. 2010)
- Ryosuke ODA, Tatsuhiro YAMADA, <u>Tomoki IKEGAYA</u>, Tomoaki TSUMURA, Hiroshi MATSUO, Yasuhiko NAKASHIMA: "Input Entry Integration for an Auto-Memoization Processor", Proc. of The 3rd Workshop on Ultra Performance and Dependable Acceleration Systems (UPDAS), Osaka, Japan, pp.179-185 (Nov. 2011)

報文

- 小田 遼亮,山田 龍寛,池谷 友基,津邑 公暁,松尾 啓志,中島 康彦: "自動メモ化プ ロセッサの入力値エントリ統合による高速化",情処研報 (SWoPP2011), Vol.2011-ARC-196, No.2, pp.1-10 (Jul. 2011)
- 山田 龍寛,小田 遼亮,池谷 友基,津邑 公暁,松尾 啓志,中島 康彦: "命令区間の特 徴を用いた自動メモ化プロセッサの再利用率向上手法",情処研報 (SWoPP2011), Vol.2011-ARC-196, No.1, pp.1-7 (Jul. 2011)

### 参考文献

- [1] Intel Corporation: Product Brief: Intel C++ Compiler 11.0 (2008).
- [2] SunMicrosystems: Sun Studio: C, C++ & Fortran Compilers and Tools, http://developers.sun.com/sunstudio/ (2009).
- [3] Tsumura, T., Suzuki, I., Ikeuchi, Y., Matsuo, H., Nakashima, H. and Nakashima,
   Y.: Design and Evaluation of an Auto-Memoization Processor, *Proc. Parallel and Distributed Computing and Networks*, pp. 245–250 (2007).
- [4] 池谷友基,津邑公暁,松尾啓志,中島康彦:複数イタレーションの一括再利用による 並列事前実行の高速化,情報処理学会論文誌コンピューティングシステム(ACS), Vol. 3, No. 3, pp. 31-43 (2010).
- [5] Norvig, P.: Paradigms of Artificial Intelligence Programming, Morgan Kaufmann (1992).
- [6] Swadi, K., Taha, W., Kiselyov, O. and Pasalic, E.: A Monadic Approach for Avoiding Code Duplication when Staging Memoized Functions, *Proceedings of* the ACM SIGPLAN Workshop on Partial Evaluation and Program Manipulation (PEPM '06), ACM Press (2006).
- [7] Beame, P., Impagliazzo, R., Pitassi, T. and Segerlind, N.: Memoization and DPLL: Formula Caching Proof Systems, *Computational Complexity, Annual IEEE Conference on*, Vol. 0, p. 248 (2003).
- [8] 森本武資, 岩崎英哉, 竹内郁雄: 枝刈り機構とメモ化機構をもつ言語, コンピュー タソフトウェア, Vol. 21, No. 4, pp. 55-60 (2004).
- Tremblay, M. and Chaudhry, S.: A Third-Generation 65nm 16-Core 32-Thread Plus 32-Scout-Thread SPARC Processor, *ISSCC Dig. Tech. Papers*, pp. 82–83 (2008).
- [10] Wang, K. and Franklin, M.: Highly Accurate Data Value Prediction Using Hybrid Predictors, 30th MICRO, pp. 281–290 (1997).
- [11] Chaudhry, S., Cypher, R., Ekman, M., Karlsson, M., Landin, A., Yip, S., Zeffer, H. and Tremblay, M.: Rock: A High-Performance Sparc CMT Processor, *IEEE Micro*, Vol. 29, No. 2, pp. 6–16 (2009).
- [12] 島崎裕介,津邑公暁,中島浩,松尾啓志,中島康彦:自動メモ化プロセッサにおける 消費エネルギー制御,情報処理学会論文誌コンピューティングシステム(ACS),

Vol. 1, No. 2, pp. 1–11 (2008).

- [13] Weaver, D. L. and Germond, T.(eds.): The SPARC Architecture Manual Version 8, Prentice-Hall, Inc. (1992).
- [14] HAL Computer Systems/Fujitsu: SPARC64-III User's Guide (1998).
- [15] MOSAID Technologies Inc.: Feature Sheet: MOSAID Class-IC DC18288, 1.3 edition (2003).
- [16] Intel Corp.: First the Tick, Now the Tock: Next Generation Intel Microarchitecture (Nehalem), Intel Whitepaper (2008).
- [17] Sony Computer Entertainment: Cell Broadband Engine Architecture, 1.01 edition (2006).
- [18] Sun Microsystems, Inc.: UltraSPARC T2 Supplement to the UltraSPARC Architecture 2007 (2007).
- [19] Tilera Corporation: Product Brief: TILE64 Processor (2007).
- [20] 高前田伸也, 佐藤真平, 藤枝直輝, 三好健文, 吉瀬謙二: メニーコアアーキテクチャの HW 評価環境 ScalableCore システム, 情報処理学会論文誌コンピューティン グシステム, Vol. 4, No. 1, pp. 24–42 (2011).
- [21] Argollo, E., Falcon, A., Faraboschi, P., Monchiero, M. and Ortega, D.: COTSon: Infrastructure for Full System Simulation, SIGOPS Oper. Syst. Rev., pp. 52–61 (2009).
- [22] Chan, J., Hendry, G., Biberman, A., Bergman, K. and Carloni, L. P.: Phoenixsim: a Simulator for Physical-Layer Analysis of Chip-Scale Photonic Interconnection Networks, *DATE 2010*, pp. 691–696 (2010).
- [23] M.S.Gaur, B.M.Al-Hashimi, V.Laxmi, R, N., Choudhary, N., Jain, L., Ahmed, M., K.K.Paliwal, Varsha, Rekha and Vineetha: NIRGAM: A simulator for NoC Interconnect Routing and Applications' Modeling, *DATE 2007* (2007).
- [24] Jose, S.(ed.): TSystemC 2.0.1 Language Reference Manual Revision 1.0, IEEE std. (2003).
- [25] Censier, L. M. and Feautrier, P.: A New Solution to Coherence Problems in Multicache Systems, *IEEE Transactions on Computers*, Vol. C-27, No. 12, pp. 1112–1118 (1978).
- [26] 高崎透,中田尚,津邑公暁,中島浩:時間軸分割並列化による高速マイクロプロセッ サシミュレーション,情報処理学会論文誌:コンピューティングシステム, Vol. 46,

No. SIG 12(ACS 11), pp. 84–97 (2005).

[27] Woo, S. C., Ohara, M., Torrie, E., Singh, J. P. and Gupta, A.: The SPLASH-2 Programs: Characterization and Methodological Considerations, *Proc of 22nd Annual Int'l. Symp. on Computer Architecture (ISCA '95)*, pp. 24–36 (1995).